
FPGA
东辰叶落
漫天的我落在枫叶上雪花上
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
Quartus18.0联合Modelsim10.5b仿真 ROM中读取数据为0的原因
联合仿真时认真检查了代码,没有发现任何错误,但是ROM输出数据一直为0,百思不得其解。原因:软件自身BUG。在例化IP核时,浏览文件后自动会保存路径如下:但是这样的路径如果使用Modlesim-Altera联合仿真时会发现ROM中数据全为0,ROM没有被初始化。而网上好多帖子都是说Modelsim-altera无法是被mif文件,只能用hex,还需要一顿操作将hex件转化成mo...原创 2019-11-25 17:10:24 · 2179 阅读 · 0 评论 -
Medelsim仿真双极性正弦波
参考:https://www.jianshu.com/p/beab73eb8f2f https://www.cnblogs.com/xiaomeige/p/8846786.html背景:由于AD9226模块采集回来的数据以二进制补码的形式输出,总的有12位,最高位为符号位,11位为数据位。n位有符号整数的表示范围是,所以总的数据范围是。所以正弦波幅值不能超过2047。在傅...原创 2019-03-01 13:51:15 · 1274 阅读 · 0 评论 -
ADI公司的元器件AD封装
导言:绘制电路板最头疼的就是找一下元器件的封装库,自己画又觉得不对,最近处理的一个电路板用到的大部分元器件都是ADI公司的,在网上找的别人整理的ADI封装库都没有找到AD9226芯片,要么很旧,要么不齐,最后使用如下方法解决了这个问题。其实ADI公司有提供元器件的封装,只不过需要一些转换才能使用,但能保证官网上能搜到的都有,在ADI官网的设计资源à封装、质量、原理图符号和尺寸à原理图符号和PC...原创 2019-05-14 20:28:57 · 7354 阅读 · 1 评论 -
FPGA中电源管脚在同一个BANK为何需要多个引脚?
在此链接找到答案:http://xilinx.eetop.cn/viewthread-2281981、一个bank内所有的VCCIO要连在一起,即使这个bank没有使用;2、一个back内所有的VCCIO必须相同,不能够使用2种VCCIO标准;3、一个bank不需要VCCIO,也可以把VCCIO连接到外部电压上;4、一个bank内使用多个电源管脚是为了均衡供电,避免一个管脚电流...转载 2019-05-13 15:48:33 · 3693 阅读 · 2 评论