
数字IC基础知识回顾
总结一些秋招IC面试可能要考的但是已经忘记的知识
UESTC_ICER
这个作者很懒,什么都没留下…
展开
-
分频电路总结
找了个简单粗暴的3分频电路Q1Q2依次输出00->01->10->00->01原创 2020-08-06 17:18:25 · 1305 阅读 · 0 评论 -
时钟切换过程剔除毛刺过程
传送门:这篇文章讲的比较清楚https://blog.youkuaiyun.com/bleauchat/article/details/96180815?utm_medium=distribute.pc_relevant.none-task-blog-BlogCommendFromMachineLearnPai2-5.nonecase&depth_1-utm_source=distribute.pc_relevant.none-task-blog-BlogCommendFromMachineLearnPai转载 2020-06-08 21:00:48 · 793 阅读 · 0 评论 -
异步FIFO总结(附代码与测试代码)
异步FIFO总结原创 2020-06-07 19:37:08 · 3217 阅读 · 2 评论 -
DC综合的脚本总结
现在脚本在公司里,回学校后再拿出来做总结。原创 2020-06-06 20:36:49 · 5509 阅读 · 0 评论 -
FPGA实现按键检测消抖程序
这个是黑金的板子提供的原版按键消抖程序`timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////// Company: // Engineer: // // Create Date: 2020/02/29 10:59:33// Design Name: // Module Name: key_detected// Project Name:原创 2020-05-29 17:19:27 · 1781 阅读 · 1 评论 -
跨时钟域脉冲信号检测(慢时钟检测快时钟脉冲信号)
关于跨时钟域信号的处理过程,有关脉冲信号的检测刚好用在我的毕业设计当中。由于我毕设中关于雷达信号处理过程中,从AD采集的信号时钟频率低,信号处理的频率高。一般处理这种情况使用的是异步FIFO,但我为了方便计算帧数用的双端的BRAM储存数据,当采集满了发送脉冲跳转状态开始信号处理。快时钟采集满时钟很好处理,但是当信号处理完成后需要跳转状态机到初始态,状态机是慢时钟跳转状态,而DSP_OVER信号是满时钟,而且频率相差时间较长,因此需要对他进行慢时钟同步。解决方案如下:clka是快时钟,clkb是慢时钟原创 2020-05-17 22:17:24 · 2247 阅读 · 0 评论 -
超前进位加法器(较为详细讲解)
超前进位加法器原创 2020-05-17 17:39:57 · 57690 阅读 · 23 评论 -
华莱士树乘法器
华莱士树乘法器原创 2020-05-17 15:46:28 · 12778 阅读 · 1 评论