[004-u-boot-Exynos4412] Clock Management Unit

本文详细介绍了Exynos4412芯片的Clock Management Unit(CMU),包括时钟域、时钟源、时钟组件(PLL、MUX、Divider)以及各个部分的具体配置,如CMU_CPU、CMU_DMC等。CMU通过控制PLL生成系统、总线和外设时钟,确保SoC正常运行。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

0. 前言

本文以Exynos4412芯片为例,介绍了CMU(Clock Management Unit)。CMU通过控制PLL产生系统时钟,总线时钟和外设时钟。

1. 时钟域

Exynos4412包含5个时钟域,如图所示:

  • CMU_CPU:提供Cortex-A9 MPCore处理器,L2 cache控制器,and CoreSight(调试器)的时钟。
  • CMU_DMC:提供DRAM内存控制器,安全子系统和通用中断控制器的时钟。
  • CMU_LEFTBUS / CMU_RIGHTBUS:提供全局数据总线和全局外设总线的时钟,总线用于在DRAM和外设之间进行数据传输。
  • CMU_TOP:给所有剩余的模块提供时钟,如TV,LCD,CAM等。

2. 时钟源

外部时钟

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值