
CADENCE
frank-fang
对图像处理感兴趣,matlab,vc
展开
-
关闭Cadence 原理图 弹出startpage 页面的方法:
解决方法如下:(1) View---Toolbar----Command Window(2) 输入以下命令: SetOptionBool EnableStartPage 0 -----回车(3) View---Toolbar----CommandWindow,将Command Window前的√去掉。(4)关闭 Orcad Capture CIS,然后再重新打开,已经翻译 2017-09-07 16:47:55 · 1970 阅读 · 0 评论 -
cadence原理图库
1、OrCAD自带元件库介绍AMPLIFIER.OLB共 182个零件,存放模拟放大器 IC,如CA3280,TL027C,EL4093等。ARITHMETIC.OLB共 182个零件,存放逻辑运算 IC,如TC4032B,74LS85等。ATOD.OLB共 618个零件,存放 A/D转换 IC,如ADC0804,TC7109等。翻译 2017-09-07 16:55:38 · 2815 阅读 · 0 评论 -
orcad快捷键
2、OrCAD快捷键应用环境 快捷键 说明=========================================CIS Explore Ctrl+Tab 切换到原理图页面而不关闭 CIS ExploreCIS Explore Ctrl+Shift+Tab 切换到原理图页面而不关闭 CIS Explore原理图页面编原创 2017-09-07 16:56:59 · 3750 阅读 · 1 评论 -
allegro快捷键
Allegro 中的快捷键说明环境变量文件(evn 文件): 环境变量文件有两个,它们分别在系统盘的根目录下的 pcbevn 目录中(比如系统在 C 盘,那么 evn 文件将在 c:\pcbevn 下)和程序安装路径下(如 Cadence 设计系统程序安装在 D:\Cadence 下,则 evn 文件将在D:\Cadence\PSD_15.1\share\pc原创 2017-09-21 14:31:19 · 3421 阅读 · 0 评论 -
掌握ESD保护技巧,提高电子产品可靠性
电子产品设计中必须遵循抗静电释放(ESD)的设计规则,因为大多数电子产品在生命周期内99%的时间都会处于一个ESD环境中,ESD干扰会导致设备锁死、复位、数据丢失或可靠性下降。在ESD的破坏中,静电会对I/O端口造成毁灭性损害,有可能造成数据位重影、产品损坏直至造成电子设备“硬故障”或元器件损坏。所以工程师需要考虑设计中的ESD问题并掌握解决之道。 目前便携产品中越来越多的采用低功率逻转载 2017-09-21 23:59:45 · 966 阅读 · 0 评论 -
allegro导出gerber三:模板文件导出和导入
allegro的gerber模板文件导出步骤:一:打开gerber文件窗口,全选。如下图所示:2.右键选择save all select checked。原创 2018-04-25 16:00:13 · 3767 阅读 · 1 评论 -
allegro的gerber模板导入二:
1.选择add2.选择模板文件file_setup.txt文件。原创 2018-04-25 16:04:02 · 2334 阅读 · 1 评论