数字电路去耦电容的作用

本文探讨了数字电路输出信号电平转换时产生的冲击电流问题及其对供电电压的影响,并介绍了通过使用去耦电容来降低这种影响的方法。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

数字电路输出信号电平转换过程中会产生很大的冲击电流,在供电线
和电源内阻上产生较大的压降,使供电电压产生跳变,产生阻抗噪声(亦
称开关噪声),形成干扰源。
一、冲击电流的产生:
(1)输出级控制正负逻辑输出的管子短时间同时导通,产生瞬态尖峰电流
(2)受负载电容影响,输出逻辑由“0”转换至“1”时,由于对负载电容的充
    电而产生瞬态尖峰电流。
    瞬态尖峰电流可达50ma,动作时间大约几ns至几十ns。
二、降低冲击电流影响的措施:
(1)降低供电电源内阻和供电线阻抗
(2)匹配去耦电容
三、何为去耦电容
    在ic(或电路)电源线端和地线端加接的电容称为去耦电容。
四、去耦电容如何取值
    去耦电容取值一般为0.01~0.1uf,频率越高,去耦电容值越小。
五、去耦电容的种类
(1)独石  (2)玻璃釉  (3)瓷片  (4)钽
六、去耦电容的放置
    去耦电容应放置于电源入口处,连线应尽可能短。

(文章推荐人:老万)

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值