概念
Master:在 APB 总线里面,数据的传输只能由主机发起,其他部分响应主机操作。
Slave:在 APB 总线里面,数据的回复由从机完成,从机只能完成主机发起的操作,自己不能发起操作然后完成操作。
单主机:在 APB 总线里面, 有且只有一个主机可以连接到 APB 总线接口,其他的只能连接从机(外设),所以 APB 总线只支持单主机模式。
总线:在 APB 总线中, 有地址线(PADDR),命令线(PWRITE、 PENABLE、 PESEL)和数据线(PRDATA、 PWDATA) 。
接口
信号接口:

时序
APB bridge:

写时序图:


读时序图:


优劣

小结
本部分,讲了APB理论的一些部分,算比较清晰了。后续如果有补充的,会加到这篇里,也会结合APB的理论,做一些APB外设的设计。欢迎关注Up,持续更新。
本文详细介绍了APB(Advanced Peripheral Bus)总线的概念,包括Master和Slave的角色定义,单主机模式以及总线接口的组成。APB总线的时序通过写时序图和读时序图进行了清晰展示,便于理解。此外,还探讨了APB总线的优缺点,并总结了APB理论的基础知识,为后续的APB外设设计奠定了基础。
1万+

被折叠的 条评论
为什么被折叠?



