[EDA]实验2A:设计M=12的计数器

本文通过EDA实验详细介绍了如何使用74161计数器芯片设计一个M=12的计数器。实验中,电路在接收到CLK信号时从0计数到11,然后回绕到0,并在计数值为11时输出溢出信号OV。实验步骤包括Quartus软件操作、电路连接、波形仿真,最终实现12进制计数并验证其功能。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

[EDA]实验2A:设计M=12的计数器

一、实验内容

  1. 用161计数器芯片,设计一个M=12的计数器
  2. 上电后,对CLK信号,从0顺序计数到11,然后回绕到0
  3. 当计数值为11的CLK周期,溢出信号OV输出一个高电平,其他周期OV信号输出0
  4. 用波形仿真观察电路结果

二、实验步骤

本实验由Quartus软件来实现,过程如下:

  1. 首先建立一个新项目(该实验我建立的项目名称为top)。
  2. 再在该项目下面添加一个新的bdf文件窗口,并保存该文件,名称为mytop.
  3. 在该窗口里面进行电路连接,在进行连接之前,先对74161的相关知识进行了解;
    下图为74161芯片引脚功能74161芯片引脚功能
    下图是74161芯片的内部结构图,从图中可以看到,161芯片内部主要包括一个4比特计数器和一个并行置数电路, 另外还有2个逻辑门用于工作使能和进位控制。
    在这里插入图片描述
    74161芯片的工作逻辑真值表和工作时序如下图所示
    在这里插入图片描述
    在这里插入图片描述
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值