04FPGA组合逻辑—多路选择器(二选一)

目录

1. 理论

2. 实操

2.1 硬件资源

2.2 程序设计

2.2.1 模块框图

2.2.2 波形图绘制 

2.2.3 rtl代码

2.2.4 验证

3.总结


1. 理论

       多路选择器又称数据选择器、多路开关。在选择变量控制下,从多路数据输入中选择某一路数据送至输出端。多路选择器是 FPGA 内部的一个基本资源,主要用于内部信号的选通。

2. 实操

实验目标:  设计并实现 2 选 1 多路选择器,功能是通过选通控制信号 S 确定选通 A 路或 B 路作为信号输出。当选通控制信号 S 为 1 时,信号输出为 A 路信号;当选通控制信号 S 为 0时,信号输出为 B 路信号。

2.1 硬件资源

       开发板上的按键和 LED 灯进行 2 选 1 多路选择器的验证,选取 KEY1、KEY2、 KEY3 分别作为信号 A、信号 B 和选通信号 S 的信号输入;以 LED 灯 D5 作为信号输出 ,如下图所示。

     按键未按下为高电平、按下为低电平; LED 灯高电平点亮。

2.2 程序设计

2.2.1 模块框图

评论 4
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

小源8

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值