
risc-v_SoC
文章平均质量分 78
观千剑而识器
代码穿肠过,电路心中留
展开
-
【一生一芯】笔记
文章目录一级目录二级目录三级目录缓存的验证一级目录二级目录三级目录缓存的验证原创 2024-06-29 17:07:23 · 398 阅读 · 0 评论 -
【RISC-V】站在巨人的肩膀上——看开源芯片、软件生态、与先进计算/人工智能/安全的结合
站得高,才能看得远,学习前沿知识,用于今后职业发展的方向指导原创 2024-06-05 17:28:18 · 1929 阅读 · 0 评论 -
【RISC-V_SoC】多核处理器的实现
在共享 LLC 结构中, 主要有 UCA (Uniform Cache Access) 和 NUCA (Non- Uniform CacheAccess) 两种。主流多核处理器的典型 Cache 结构是: 片内共享最后一级 Cache (Last Level Cache,简称 LLC), 片间共享内存。通过增加处理器核的个数来提升处理器并行处理的性能。通过微结构优化提高每个时钟周期发射执行的指令数。通过提高主频来提高性能。原创 2023-06-26 07:37:33 · 1221 阅读 · 1 评论 -
【RISC-V_SoC】多级流水线的实现
1、 图中 R2、 R3 和 R4 实际上还包括各自对应的控制逻辑触发器, 所以到下一个时钟周期后, 当前部件及对应触发器已经不再需要给上一条指令服务, 新的指令才可以在下一个时钟周期立即占据当前的触发器。1、流水线的体现:处理器的工作方式就像一个 5 人分工合作的加工厂, 每个工人做完自己的部分, 将自己手头的工作交给下一个工人, 并取得一个新的工作, 这样可以让每个工人都一直处于工作状态。指令控制逻辑借由这些触发器沿着流水线逐级传递下去, 从而保证了各阶段执行时使用的控制逻辑都是属于该指令的。原创 2023-06-26 07:18:55 · 692 阅读 · 1 评论 -
【RISC-V_SoC】译码模块
纯组合逻辑电路。原创 2023-06-08 09:58:02 · 158 阅读 · 1 评论 -
【RISC-V_SoC】总线选择
E200 系列处理器配套 SoC 结构示意图SparrowRV整体框架。原创 2023-05-31 08:30:51 · 2237 阅读 · 0 评论 -
【RISC-V_SoC】蜂鸟E203学习笔记
处理器的流水线结构是处理器微架构最基本的一个要素,犹如汽车底盘对于汽车一般具有基石性的。作用,它承载并决定了处理器其他微架构的细节。原创 2023-05-31 08:31:21 · 4752 阅读 · 0 评论