zynq固化程序qspi

本文详细介绍了在Zynq Z7Lite开发板上配置DDR3内存和QSPI Flash的过程,包括在blockdesign中选择qspiFlash,去除MAXI相关时钟配置,设置合适的DDR型号,运行自动化布线,进行综合和生成顶层文件,创建bit文件,导出硬件配置,并在SDK中新建应用。最后,文章还提到了烧录过程中开发板的模式切换和注意事项。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、block design 的IO Pin中 选择qspi Flash

2、其他端口不变但是要去掉M AXI相关clk配置,额外配置ddr,选择开发板适配的型号

Z7Lite ddr3 型号为

Z7Lite QSPI Flash 配置

3、Run Block Automation进行自动布线

 4、design_1->Generate Ouput Products   生成综合文件

5、Create HDL Wrapper  生成顶层文件 在这个模块中例化 top fpga 工程代码

6、Generate Bitstream产生bit文件 这时候产生的bit文件是可以JTAG下载的,探针文件要选择debug_nets.ltx而不是system_wrapper.ltx

7、File->Export->Export Hardware 导出硬件配置文件 勾选Include bitstream

8、sdk new application 在hardware platform 新建 并选择导出的硬件配置文件(如果有系统默认的用默认的),实在没有在新建,注意bit文件是不是最新的

烧录的时候开发板配置到jtag模式,烧完,重新上电配置到qflash模式

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值