Quartus-II实现 D 触发器及时序波形仿真

一、D触发器简介

D触发器是一种最简单的触发器,在触发边沿到来时,将输入端的值存入其中,并且这个值与当前存储的值无关。在两个有效的脉冲边沿之间,D的跳转不会影响触发器存储的值,但是在脉冲边沿到来之前,输入端D必须有足够的建立时间,保证信号稳定。
在这里插入图片描述
功能表:

D:输入信号
CLK:时钟信号
SET:置位信号,低电平有效
CLR:清除(重置)信号,低电平有效

在这里插入图片描述

时序图:
在这里插入图片描述

二、门电路设计

1. 创建一个工程文件

一般新建文件夹有doc、par、rtl、sim四个

2.创建工程

2.1【File】→【New Project Wizard…】

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值