
互连技术(AD/Cadence)
文章平均质量分 57
软件使用及布线技巧
达则兼济天下SEU
这个作者很懒,什么都没留下…
展开
-
Orcad绘制元器件格点设置---可任意移动器件线框
1.点击OPTIONS2.点击Preferences,Grid Display。3.在Part and Symbol Grid 侧,将下面的Pointer snap to grid 去掉√。4.如果新设计的器件不能和原理图其它器件对齐,可更改Grid Display 左边的 Grid spacing 下面的标度。...转载 2022-04-19 16:52:13 · 3408 阅读 · 0 评论 -
Altium_Designer17-PCB-如何重新定义板子大小
试用软件版本:Altium Designer 17步骤:1.将模式切换至规划模式 快捷键 1 在菜单栏View>>Board Planning Mode 1这时,我们会发现整个黑框框变成了绿框框了。2.对板子尺寸进行重新定义 快捷键:D+R 在菜单栏>>Design>>Redefine Board Shape 注意:在2D模式下的Design中是找不到Redefine Board Shape这一选项的。这时我们发现我们的转载 2022-03-08 14:57:37 · 12594 阅读 · 0 评论 -
Allegro中Autosilk top, Silkscreen top 和Assembly top三个区别
Autosilk top:最后出gerber的时候,自动生成的丝印层。会自动调整丝印位置,以及碰到阻焊开窗的地方,丝印会自动消失,避免露锡的地方涂上丝印(一般画丝印层的时候,焊盘上不会画上丝印,所以过孔焊盘上有丝印,也不会有什么影响。),所以我个人一般很少用到Autosilk top层,毕竟最后出丝印的时候,都需要调整位置。我一般直接用Silkscreen top。Silkscreen top:建库的时候,ref des放置的层,及PCB生产时,刷到板卡上的字符、器件外框或者公司LOGO等放置的层。我出转载 2022-03-07 20:15:18 · 2797 阅读 · 0 评论 -
为什么PCB上的单端阻抗控制50欧姆
很多刚接触阻抗的人都会有这个疑问,为什么常见的板内单端走线都是默认要求按照50欧姆来管控而不是40欧姆或者60欧姆?这是一个看似简单但又不好回答的问题。在写这篇文章前我们也查找了很多资料,其中最有知名度的是Howard Johnson, PhD关于此问题的答复,原文可以详见如下链接:http://www.edadoc.com/cn/TechnicalArticle/show.aspx?id=817,相信很多人都有看过。为什么说不好回答呢?信号完整性问题本身就是一个权衡取舍的问题,所以在业内最著名的一句话转载 2021-05-19 17:26:31 · 6382 阅读 · 0 评论 -
Allegro(持续更新中)
说明:基于16.6版本1、设置器件移动的最小栅格在操作窗口中右键,然后选择"Quick Utilities",接下来选择 "Grids...",在接下来的界面里就是设置移动栅格点的对话框,在Non-Etch中设置非电气属性的栅格点,Etch是设置带有电气属性的栅格点。grid toggle 栅格切换2、导入、导出网表3、固定孔、螺丝孔的制作4、器件封装制作5、PCB中修改丝印字体大小首先将丝印层显示出来...原创 2021-05-13 16:20:40 · 1310 阅读 · 0 评论 -
V-Cut是什么?为何PCB上面要有V-Cut?
所谓【V-cut】是印刷电路板(PCB)厂商依据客户的图纸要求,事先在PCB的特定位置用转盘刀具切割好的一条条分割线,其目的是为了方便后续SMT电路板组装完成后的「分板(De-panel)」之用,因为其切割后的外型看起来就像个英文的【V】字型,因此得名。之所以需要在电路板上设计出V-Cut,是因为电路板(PCB)本身具有一定的强度与硬度,因此需要有这类事先预先切割好的V-Cut线路来方便作业员顺利将原先的拼板裁切成为单板,这就是【分板(De-panel)】。设计【V-cut】的目的与V-Cut分板的转载 2021-03-23 17:30:56 · 12426 阅读 · 0 评论 -
PCB邮票孔作用及如何设计
一般电路板的分板设计都会使用V-cut分板机(scoring)或是切割成型机(routing),除了这两种设计外,还有一种邮票孔(stamp hole)的设计方式。之所以称之为「邮票孔」是因为这种设计真的跟一般我们看到的全张邮票一样,在分板的位置打上一些小孔,方便使用钳子之类的工具来分板,或是直接用手掰断小孔间的连筋以达到分板的目的。「邮票孔」分板最大的优点是不需要什么特殊的分板工具就可以达成分板的目的,不像另外两种方法需使用专门的Scoring机与routing机。不过这种邮票孔的缺点也不少,..原创 2021-03-23 16:46:48 · 20959 阅读 · 1 评论 -
Allegro各属性说明如 Clines或者Cline Segs
Groups(将1个或多个元件设定为同一组群) Comps(带有元件序号的Allegro元件) Symbols(所有电路板中的Allegro元件) Functions(一组元件中的一个元件) Nets(一条导线) Pins(元件的管脚) Vias(过孔或贯穿孔) ...原创 2021-03-19 17:16:04 · 4690 阅读 · 3 评论 -
PCB走线延时1inch(1英寸,1000mil)
一般来说表层走线的信号速度要比内层走线快。FR4料表层大约延时在140ps/inch左右,内层延时大约是166ps/inch。1ps对应6mil走线长度。1inch=2.54cm=1000mil以上只是估算值,具体还是要依你所选择的材料及你的设计的相关特性,计算之后才能知道。信号速度与不同材料的介电常数相关。具体计算公式是 V=C/Er^0.5 (留意此处为0.5次方)其中Er是信号线周围材料的相对介电常数。如果信号线暴露在空气中那么信号的传输速度就等于C,但是在PCB上,传输速.原创 2021-02-01 16:29:32 · 9665 阅读 · 1 评论 -
Altium DXP 检查布线是否完整并定位未布线网络
使用Altium进行PCB layout时,当布线完毕后,一定要检查是否布线完整,需要将未布线网络进行布线。有时在查找未布线网络时极其困难,特别是TOP & Bottom都有元件时,甚至你根本找不到。因此本文就有两个目:1、检查布线是否完整2、快速定位未布线网络先介绍个方便的技巧,如下图:点击PCB Layout界面的LS的图标(左下角),有如下菜单:All Layers:显示所有层的线Signal Layers: 仅显示信号线进行布线操作时建议选择Signal Laye转载 2021-01-25 14:57:11 · 4469 阅读 · 1 评论 -
Allegro转AD前准备
转载 2021-01-25 13:13:45 · 598 阅读 · 0 评论 -
使用Allegro从brd文件中导出封装及焊盘的方法
1. 打开一个brd文件,点击File—>Export–>Libraries,如下图。3. 在弹出的对话框中,点击“…”选择保存的目录,这里保存至D:TempLib目录下。4. 点击OK后返回刚才的界面,点击Export,即可将默认选中的信息导出至D:TempLib目录下。5. 查看D:TempLib目录,发现已经导出了很多文件,如下图。6. 但是,请务必注意,这时这里的器件尚不能正常使用,我相信很多读者都会在这里遇到问题,因为按照默认设置,Alle转载 2020-12-08 19:44:56 · 7776 阅读 · 1 评论 -
allegro .brd文件转成AD .pcbdoc文件
allegro .brd文件转成AD .pcbdoc文件 1、将.brd文件生成.alg文件 2、使用AD导入向导将.alg文件生成 .pcbdoc文件 由于PCB工程师或者硬件工程师使用的软件不同,经常需要在各种PCB绘制软件之间进行格式转化。这就很脑袋疼了⊙﹏⊙,由于我最习惯用的还是altium designer,allegro也会一点儿,不是很熟悉。所以研究了一下如何将allegro的.brd格式转换成.pcbdoc文件,找了很多资料,结果就是。。。。emmm。分享一下“任督二脉”打通的转载 2020-11-05 10:03:23 · 10799 阅读 · 7 评论 -
高速电路中菊花链、fly-by与T点拓扑
开局一张图,内容…… 在高速电路中往往涉及到多个高速存储设备,因此合理的拓扑结构对布局走线非常重要。主流的拓扑模式有菊花链、fly-by与T点。 菊花链是相对最为常见的一种拓扑方式。菊花链拓扑的原理可以解释为:将所有的总线视作拓扑的干路,从处理器引出之后,每个存储设备所需要的总线视为支路,也称为“SUB线”。从微机原理的角度上讲,更像是将所有的总线视作...转载 2019-11-20 13:49:42 · 4025 阅读 · 0 评论 -
眼图形成理论研究(关于眼图的原理、基础及测量)
1 眼图概述1.1 串行数据的传输由 于通讯技术发展的需要,特别是以太网技术的爆炸式应用和发展,使得电子系统从 传统的并行总线转为串行总线。串行信号种类繁多,如 PCI Express、SPI、USB 等,其传 输信号类型时刻在增加。为何串行总线目前应用越来越广泛呢?相比并行数据传输,串行 数据传输的整体特点如下:1 信号线的数量减少,成本降低2 消除了并行数据之间传输的延迟问题...转载 2019-11-19 21:09:11 · 16192 阅读 · 0 评论 -
Allegro中anti-etch的作用
切割平面用的(切割负片用的),是负片层用来画分割线的一个层面,当画好以后,跑负片层时,这些线会把shape分开俗称墨线,当出Gerber时,如果内层出负片,则只出墨线,pcb板厂在曝光时,只曝光墨线部分先看一下anti-etch的样子,可能五花八门,下面我找了一个我曾经画过的。它就是一段线,把pcb分成不同的区域,用于划分电源层。打开它的位置:如果画的不满意,可以删除,点击菜单栏...转载 2019-11-18 16:36:21 · 4181 阅读 · 0 评论 -
Cadence Allegro学习之铜皮(走粗线)的使用方法+罐铜+铜皮切割
1、附铜全局操作设置附铜效果附铜菜单任何角度铜皮指定铜皮网络方形铜皮角度参数删除孤岛挖铜皮修整铜皮边界删除孤岛铜皮铜皮合并2、罐铜3、电源层切割选择走线位于anti etch层罐铜关闭分割线为分割后的铜皮指定网络4、静态铜皮与动态铜皮静...转载 2019-11-18 13:21:22 · 2963 阅读 · 0 评论 -
Allegro 导出 DXF文件
导出 DXF文件:选择路径时,两个路径一样。出现问题:ERROR: Invalid program arguments. Terminating program.原因:DXF输出文档路径放在了中文命名的文件夹下,更改输出路径为全英文及解决。...转载 2019-11-14 18:08:01 · 2159 阅读 · 1 评论 -
PCB EQ说明及相关注意事项
原创 2019-04-09 13:13:52 · 10255 阅读 · 0 评论 -
OrCAD导出BOM表的方法
转载 2019-04-11 18:51:26 · 11211 阅读 · 1 评论 -
PCB走线宽度和走过的电流对照表
原创 2019-03-13 15:24:09 · 22420 阅读 · 0 评论