用ISE14.2 版本的,按照《配置结果及顶层HDL文件 - 玩转赛灵思Zedboard开发板(2):最简单的测试工程》中步骤 “最后一步,将硬件信息导入到SDK。File-》Export Hardware”前,需要点击左边“Program and debug”内的generate bitstream生成 bit文件(默认是不生成的)。
然后在启动Software SDK后,运行 Hello world程序前,使用Xlinix Tool菜单下的program FPGA 下载生成的bit文件到zedboard中。这样在后面的运行过程中就不会出现 “FPGA configuration is not done“的错误。
还有注意需要两根USB-micro线,一根连接JTAG,一根连接USB-UART,不然会出现无法连接JTAG的错误。(Zedboard 只给一根USB-micro线)