STM32 时钟总结

本文总结了STM32的时钟源,包括HSI、HSE、LSI、LSE和PLL。HSI是8MHz的内部时钟,HSE支持4-26MHz的外部时钟。LSI和LSE分别为40kHz和32.768kHz的低速时钟。PLL通过倍频器输出,最高不超过72MHz。系统时钟源包括HSI、HSE和PLL,AHB总线时钟HCLK、APB2总线时钟PCLK2和APB1总线时钟PCLK1分别有各自的预分频器设置。在STM32软件固件库中,配置函数用于设定外部8MHz晶振。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

STM32 时钟源

  • HSI是高速内部时钟,RC振荡器,频率为8MHz,精度不高。
  • HSE是高速外部时钟,可以由有源晶振或者无源晶振提供,频率从 4-26MHZ不等。当使用有源晶振时,时钟从 OSC_IN 引脚进入, OSC_OUT 引脚悬空,当选用无源晶振时,时钟从 OSC_IN 和 OSC_OUT 进入,并且要配谐振电容LSI是低速内部时钟,RC振荡器,频率为40kHz,提供低功耗时钟。
  • LSI是低速内部时钟,RC振荡器,频率为40kHz 
  • LSE是低速外部时钟,接频率为32.768kHz的石英晶体。
  • PLL为锁相环倍频输出,其时钟输入源可选择为HSI/2、HSE或者HSE/2。倍频可选择为2~16倍,可是其输出频率最大不得超过72MHz。

系统时钟源有3个:HSI振荡器时钟,HSE振荡器时钟,PLL时钟。

AHB总线时钟HCLK:系统时钟 SYSCLK 经过 AHB 预分频器分频之后得到时钟叫 APB 总线时钟,即 HCLK,分频因子可以是:[1,2,4,8,16,64,128,256,512], 具体的由时钟配置寄存器RCC_CFGR的HPRE 位设置。

APB2 总线时钟HCLK2:APB2总线时钟PCLK2由HCLK经过高速APB2预分频器得到,分频因子可以是:[1,2,4,8,16],具体由时钟配置寄存器 RCC_CFGR 的PPRE2位设置。 HCLK2属于高速的总线时钟,片上高速的外设就挂载到这条总线上,比如全部的GPIO、 USART1、SPI1等。

APB1 总线时钟HCLK:APB1总线时钟PCLK1由HCLK 经过低速APB预分频器得到,分频因子可以是:[1,2,4,8,16],具体由时钟配置寄存器RCC_CFGR的PPRE1位设置。HCLK1属于低速的总线时钟,最高为 45M,片上低速的外设就挂载到这条总线上,比如USART2/3/4/5、SPI2/3、I

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值