作为一名Linux系统下的开发人员,平时工作中会经常用Makefile来构建应用开发框架。如果是特别简单的应用,几行makefile代码就可以搞定。但对于稍微上点规模的应用,其可能会包含若干个模块,复杂点的还会链接其他的动态库,这时的makefile可能就不是几行代码就能搞定的了。这时就需要用到一些比较复杂的makefile语法来构建整个应用工程。
如果每次都要从头编写makefile,可能会由于某个语法忘记了,耽误开发的效率。本文要介绍的MakeExp,就是一种用于构建中等规模的Linux应用程序时,makefile工程框架,基于这个极简的makefile工程框架,可以快速搭建Linux应用程序开发环境,提升开发效率。
下面是MakeEx的框架:
下面是Makefile文件的内容:
CROSS_COMPILE = arm-linux-gnueabihf-
VERSION = 1.0
CC = ${CROSS_COMPILE}gcc
AR = ${CROSS_COMPILE}ar
ARFLAGS = rv
LFLAGS = -fPIC -shared
CFLAGS = -g -Wall -Werror -std=gnu99 -fstack-protector-all -fPIC -shared
DEBUGS = -DNO_DEBUG
INCLUDE = -I ./include
LIBS = -L ./lib
SOURCES = $(wildcard ./src/*.c)
OBJS = $(patsubst %.c, %.o, $(SOURCES))
TARGET = app
TLIB_A = lib${TARGET}.a
TLIB_SO = lib${TARGET}.so
all:${TARGET} ${TLIB_A} ${TLIB_SO}
#execute bin in elf
${TARGET}:$(OBJS)
@mkdir -p build
$(CC) $(OBJS) ${LIBS} -o build/$(TARGET)-$(VERSION)
#static libary
${TLIB_A}:${OBJS}
@mkdir -p build
$(AR) ${ARFLAGS} build/$(TLIB_A).$(VERSION) $(OBJS)
#dynamic libary
${TLIB_SO}:${OBJS}
@mkdir -p build
$(CC) ${OBJS} ${LIBS} ${LFLAGS} -o build/$(TLIB_SO).$(VERSION)
#compile
%.o:%.c
$(CC) $(INCLUDE) $(DEBUGS) ${CFLAGS} -c $< -o $@
.PHONY:clean
clean:
@echo "remove app and objs files ..."
rm -rf $(OBJS) $(target) build
Makefile中包括了编译可执行程序、静态库、动态库的命令,比如,我们定义TARGET为app,具体make命令如下:
执行make app、make libapp.a、make libapp.so分别生成可执行程序,静态库,动态库,执行make all会分别生成上面三种类型的目标文件。build目录下保存生成的目标文件:
实际使用中,我们只要把.c文件和.h文件分别放到src和include文件夹下,动态库放到lib目录下,简单修改Makefile中的TARGET,替换成APP名称,执行具体的make命令后,就可以完成应用程序、静态库、动态库的编译,是不是特别的方便。
Enjoy It ! 😃