用Bresenham算法在FPGA上实现小数分频器

朋友提出输入33MHz时钟分出2.048MHz时钟且相位抖动尽可能小的问题,作者用计算机图形学中绘制直线的Bresenham算法解决。将输入输出时钟类比画直线,给出Verilog代码,该同步时序电路在clk_in上升沿判断clk_out是否翻转,clk_out边沿抖动小于T。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

最近朋友问了一个问题,输入时钟是33MHz,要分出一路2.048MHz的时钟来,要求相位抖动尽可能小。我想到可以用计算机图形学中绘制直线的Bresenham算法来解决,获得成功。

输入时钟是33000kHz,输出时钟是2048kHz,好比从原点画一条到(33000,2048)的直线,用输入时钟驱动画笔在 x 方向的运动,那么对应的 y 方向的运动就是输出时钟。

Verilog代码如下:

module divider(clk_in, clk_out, nrst);
input clk_in, nrst;
output clk_out;
reg clk_out;

parameter input_freq = 33000; // both in kHz
parameter output_freq = 2048;

reg[16:0] err; // change to 18 bits if necessary, look down

always @(posedge clk_in or negedge nrst)
begin
if (nrst == 1'b0) begin
clk_out <= 1'b0;
err <= (output_freq << 2) - input_freq;
end
else begin
if (err[16] == 1'b0) begin // also change here !!! (if change the former)
err <= err - (input_freq << 1) + (output_freq << 2);
clk_out <= !clk_out;
end
else begin
err <= err + (output_freq << 2);
end
end
end

endmodule

这是一个同步时序电路,在 clk_in 的每个上升沿判断 clk_out 是否翻转,设 clk_in 的周期是T,
那么 clk_out 的边沿抖动小于T。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值