- 博客(18)
- 资源 (9)
- 收藏
- 关注
原创 [已解决]win11家庭版安装软件提示,系统策略禁止安装此设备。请与系统管理员联系
由于之前在电脑上安装3D max后,但是没卸载干净,下载了各种小工具,结果导致我被这个问题困扰了好久,例如:CAD,solidworks都无法安装,尤其是运行库无法卸载无法安装,最后这个问题也是完美解决了,下面我将列举几个相关的解决方案。
2023-04-20 18:51:47
11478
10
原创 [linux系统]文件和目录管理
Linux,全称GNU/Linux,是一个基于POSIX的多用户、多任务、支持多线程和多CPU,同时可以免费使用和自由传播的类UNIX操作系统,它支持和运行主流的Unix工具软件、应用程序和网络协议,32位和64位硬件。Linux继承了Unix以网络为核心的设计思想,是一个性能稳定的多用户网络操作系统。
2023-01-08 15:25:47
499
原创 eNSP内部网络访问外部网络实验
跨网段传输使用OSPF;ISP只可配置IP,环回作为测试地址,全网可达;AR2路由器telnetAR2上的0/0/2接口实际上登录到AR4设备;内网在访问ISP服务器的时候都必须使用AR2的0/0/2的IP进行访问。
2022-12-03 21:40:21
5372
原创 eNSP静态路由配置及其拓展配置
R1-3为区域0,R3到R4为区域1,其中R3的环回也在区域eR1-R3 R3为DR设备,没有BDRR4环回地址已固定,其他所有网段使用192.168.1.0/24进行合理分配R4环回不能宣告,全网可达,保障更新安全,避免环路,减少路由条自数堂Pc1可以trlnet R1,但是不能ping R1PC1可以ping R2,但量不能trlnet R2PC2所有要求与PC1相反
2022-12-03 21:29:34
2477
原创 eNSP搭建基础网络
1、除5的环回地址固定以外,整个其他所有网段基于192.168.1.0/24进行合理的IP地址划分2、R1-R4每个路由器存在两个环回接口,用于模拟连接pc网段﹔地址也在192.168.1.0/24这个网络范围内3、R1-R4上不能直接编写到达5.5.5.0/24的静态路由,但依然可以访问4、全网可达,尽量减少每台路由器,路由表条目数量,避免环路出现5R4与R5间,正常100oA链路通信,故障时自动改为100M全网使用192.168.1.0/24网段进行划分,尽量减少路由条目Pc端IP使用pHcP技
2022-12-03 21:04:56
7208
转载 连续时间采样及采样定理——MATLAB
一、实验目的1、掌握连续时间信号离散化的方法(即采样),并能利用Matlab编程加以仿真实现;2、掌握连续时间信号的傅立叶变换和离散时变换的仿真实现方法;3、学会利用傅里叶变换和离散时间信号的傅立叶变换的方法对连续时间信进行频谱的分析;4、掌握连续时间信号经理想采样后信号的频谱变化;5、验证带限信号的时域采样定理,并加深对定理及与其相关的概念、名词的理解二、实验原理1、连续时间信号的采样连续时间信号xa(t)以时间间隔T (即采样周期)采样后所得到的离散时间信号可表示为xa(nT),即xa(
2022-04-02 18:00:52
12553
1
转载 序列的卷积运算与相关运算——MATLAB
一、实验目的1、掌握有限长序列线性卷积的编程计算原理,并能够利用Matlab或C语言编写算法程序进行线性卷积运算的程序实现;2、学会线性卷积函数和线性相关函数的使用方法,并能利用二者进行有限长序列的线性卷积与线性相关运算的实现;自相关序列的基本性质;4、验证线性卷积运算和线性相关运算之间的关系,掌握由线性卷积运算实现线性相关运算的方法;5、学会利用自相关序列进行信号周期性的检测与判别。二、实验原理在数字信号处理中,相关(correlation)可以分为互相关(cross correlation)
2022-04-02 18:00:12
18843
2
转载 FIR数字滤波器的设计及应用——MATLAB
一、实验目的1、掌握FIR数字滤波器设计的一般方法和步骤;2、了解各种窗函数的性能3、学会利用窗函数法设计FIR数字滤波器;4、掌握FIR数字滤波器的实现方法5、学会用所设计的滤波器对实际信号进行滤波处理6、验证FIR数字滤波器获取线性相位需要满足的条件7、对FIR数字滤波器的特点有全面的认识二、实验原理(1)根据取样周期T,确定相应的数字频率 。(2)根据阻带衰减确定窗函数形式(3)根据过渡带宽 确定加窗宽度N:其中系数 根据窗函数确定,称为窗宽系数; 一般取奇数。(4)
2022-04-02 17:59:14
5437
转载 IIR数字滤波器的设计及应用——MATLAB
一、实验目的(1)熟悉双线性变换法和双重映射法设计IIR数字滤波器的原理与方法。(2)掌握IIR数字滤波器的MATLAB实现方法设计各种滤波器。(3)观察分析滤波器输入输出数据波形,理解数字滤波的概念。二、实验原理1、IIR数字滤波器设计的一般方法IIR数字滤波器设计最常采用的方式是先按技术指标设计模拟滤波器,然后采用合适的方法将模拟滤波器离散化为所需要的数字滤波器。按照这一方式,IR数字滤波器的设计过程为:(1)确定数字滤波器实际需满足的技术指标参数;(2)将数字滤波器设计的技术指标转换为
2022-04-02 17:58:17
23504
1
转载 窗函数性能分析——MATLAB
一、实验目的1、掌握Matlah由各种窗数序列的生成方法;2、掌握窗函数序列频率特性的计算与画图方法;3、对各种常用的窗函数序列的时域及频域性能特点有整体的认识;4、掌握窗函数的相关参数对窗函数频域性能的影响;5、了解混合窗函数的定义、生成方法和频域性能特点;6、了解窗函数序列实现频率响应的线性相位特性需要满足的基本条件。二、实验原理1、常用窗函数序列加窗处理是信号处理中常用的一种处理方式,在数字滤波器的设计、信号的离散谱分析中都有很广泛的应用。常用的窗函数序列主要有:(1)矩形窗函数序
2022-04-02 17:56:31
14394
转载 快速卷积与快速相关——MATLAB
一、实验目的1、学会FFT算法程序(或函数)的使用方法;2、了解序列的线性卷积和圆周卷积之间的关系;3、验证有限长FFT算法实现线性相关运算的快速计算方法;4、解FFT的点数对快速卷积与快速相关运算结果所产生的影响;5、了学会利用FFT算法进行有限长序列的线性卷积的快速计算;6、掌握基-2快速傅立叶变换(Fast FourierTransform,FFT)的算法原理及其程序实现方法.二、实验原理1、有限长序列的线性卷积和圆周卷积线性卷积和圆周卷对于有限长序列,存在两种形式的卷积,即积。设x(
2022-04-02 17:55:15
4336
原创 正弦信号发生器设计——VHDL
一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(4)进一步熟悉QuartusⅡ及其 LPM_ROM 与 FPGA硬件资源的使用方法,学习较复杂的数字系统设计方法,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套(EP1C12Q240C8)三、实验原理正弦信号发生器的结构由4部分组成:数据计数器或
2022-03-07 15:02:20
16127
13
原创 A/D采样控制电路设计---VHDL
一、实验目的(1)了解一般状态机的设计与应用(2)学习并掌握Quartus II的使用方法(3)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(3)掌握利用有限状态机实现一般时序逻辑的分析方法(5)学习用状态机对A/D转换器 ADC0809的采样控制电路(6)学习设计A/D采样控制电路,学习较复杂的数字系统设计方法,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发
2022-01-04 21:31:24
5373
2
原创 8位16进制频率计设计实验--VHDL
一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(4)学习设计8位16进制频率计,学习较复杂的数字系统设计方法,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套(EP1C12Q240C8)三、实验原理频率计的工作原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他信号的频率,也就是周期性信号
2021-11-21 20:56:27
8080
7
原创 流水灯电路设计实验--VHDL
一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习简单时序电路的设计和硬件测试。(3)学习使用VHDL 语言方法进行逻辑设计输入(4)学习设计一个流水灯电路,并在实验开发系统上熟悉运行输入及仿真步骤原理二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套(EP1C12Q240C8)三、实验原理FPGA 的所有I/O控制块都可以允许每个1/O引脚单独配置为输入口,不过这种配置是系统自动完成的,一旦该输入口被设置为输入口使用时
2021-11-21 17:05:20
20756
4
原创 3-8 译码器设计实验--VHDL
3-8 译码器设计实验–VHDL一、实验目的(1)学习并掌握Quartus II的使用方法(2)学习使用原理图方法进行逻辑设计输入,并初步了解可编程器件设计的全过程(3)熟悉ALTERA公司EDA设计工具软件Quartusll设计一个3-8译码器,并在实验开发系统上熟悉原理图输入及仿真步骤,掌握组合逻辑电路的设计及静态测试方法二、实验仪器设备(1) PC机一台。(2)Quartus Ⅱ开发软件一套(3)EDA实验开发系统一套三、实验原理译码是相对于编码的逆过程,在基于一定硬件支持下能是将
2021-11-21 14:19:48
26125
1
win11家庭版软件安装/运行库安装提示系统策略禁止安装,请联系管理员 0x80070643/0x80070659解决工具
2023-04-20
电子工艺课程PCB设计
2022-12-11
通信接口转换设备PCB完整电路设计(原理图+PCB图)
2022-12-08
STM32F103实现串口收发数据功能
2022-06-27
正弦,方波,三角波信号发生器设计源工程代码——VHDL
2022-03-07
数字电路课程设计原理图(数字钟表)
2022-02-11
A/D采样控制电路设计----VHDL
2022-01-04
3-8译码器设计源代码--VHDL
2021-11-21
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人