Nios2 编译失败分析

最近可能要用到Qsys做一点应用,于是开始了学习之旅。在项目中加入了Qsys生成的.qip文件和.v文件后编译失败 好久没有用Quartus了,一下也就不能理解。。。找到错误位置后看了一下。

Error (12006): Node instance "onchip_mem" instantiates undefined entity "nios2_sys_onchip_mem"
Error (12006): Node instance "sys_clk_timer" instantiates undefined entity "nios2_sys_sys_clk_timer"
Error (12006): Node instance "jtag_uart" instantiates undefined entity "nios2_sys_jtag_uart"
Error (12006): Node instance "sysid" instantiates undefined entity "nios2_sys_sysid"

忽然就反应过来了,原来是Qsys生成的.v文件中有例化Qsys各个部分的语句,例化这些部分时其实还需要submodule文件夹中的对应的nios2_sys_onchip_mem.v等。这些文件虽然是系统生成的,但是是无法打开的,用户无法看到里面的具体内容。这是Altera在保护自己的技术吧。

然后的工作就是直接把submodule文件夹中的对应的nios2_sys_onchip_mem.v等几个.v文件加入项目中来再编译。成功了!

虽然没有什么技术含量,而且也是自己不小心造成的,权当自己的一点教训吧。学习的路还很长。

内容概要:本文档提供了关于“微型车间生产线的设计与生产数据采集试验研究”的毕业设计复现代码,涵盖从论文结构生成、机械结构设计、PLC控制系统设计、生产数据采集与分析系统、有限元分析、进度管理、文献管理和论文排版系统的完整实现。通过Python代码和API调用,详细展示了各个模块的功能实现和相互协作。例如,利用SolidWorks API设计机械结构,通过PLC控制系统模拟生产流程,使用数据分析工具进行生产数据的采集和异常检测,以及利用进度管理系统规划项目时间表。 适合人群:具有机械工程、自动化控制或计算机编程基础的学生或研究人员,尤其是从事智能制造领域相关工作的人员。 使用场景及目标:①帮助学生或研究人员快速搭建和理解微型车间生产线的设计与实现;②提供完整的代码框架,便于修改和扩展以适应不同的应用场景;③作为教学或科研项目的参考资料,用于学习和研究智能制造技术。 阅读建议:此资源不仅包含详细的代码实现,还涉及多个学科领域的知识,如机械设计、电气控制、数据分析等。因此,在学习过程中,建议读者结合实际操作,逐步理解每个模块的功能和原理,并尝试调整参数以观察不同设置下的系统表现。同时,可以参考提供的文献资料,深入研究相关理论和技术背景。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值