
FPGA高速接口设计
hhpingyear
这个作者很懒,什么都没留下…
展开
-
PCIE扫盲博文连载目录
转载博文来自http://blog.chinaaet.com/justlxy是难得的学习PCIE的好资料PCIe扫盲系列博文连载目录篇(第一阶段)1、前言篇:PCIe扫盲——PCIe简介:http://blog.chinaaet.com/justlxy/p/51000530662、PCIe扫盲——PCI总线基本概念:http://blog.chinaaet.com/justlxy/p/51...转载 2019-12-15 18:55:04 · 1383 阅读 · 0 评论 -
MIG IP控制DDR3读写测试
本文设计思想采用明德扬至简设计法。在高速信号处理场合下,很短时间内就要缓存大量的数据,这时片内存储资源已经远远不够了。DDR SDRAM因其极高的性价比几乎是每一款中高档FPGA开发板的首选外部存储芯片。DDR操作时序非常复杂,之所以在FPGA开发中用途如此广泛,都要得意于MIG IP核。网上关于MIG控制DDR的资料很多,因此本文只讲述个人认为较重要的内容。由于MIG IP核用户接口时序较复杂,...转载 2018-09-08 09:34:01 · 6146 阅读 · 2 评论 -
XILINX FPGA 高速收发器 GTP设计初探
XILINX 高速收发器GTP之配置FPGA内嵌收发器相当于以太网中的PHY芯片,但更灵活更高效,线速率也在随着FPGA芯片的发展升级。本文对7系列FPGA内部高速收发器GTP IP核的配置和使用做些简单的总结,以备后续回顾重用。本文是我在读ug482 pg168 官方文档和一些网络资源后的一些个人见解,希望对有需要的朋友有所帮助。我们来逐页分析下IP核配置先导中内容: 1 GT Selec...转载 2018-09-08 10:53:49 · 15120 阅读 · 2 评论 -
SERDES ibert测试
Serdes问题Ibert回环测试问题IBERT回环测试near-end-pcs误码率比near-end-pma误码率更高的问题。AR# 53107 7 Series GTX/GTH Transceivers - Recommended usage in Near End PCS loopback modeDescriptionThis answer record provides ...原创 2019-07-21 19:22:40 · 7150 阅读 · 0 评论 -
FPGA布局及资源优化
开篇这大半年一直在做一个高速板卡FPGA相关的方方面面的工作,包括前期FPGA架构布局设计,管脚验证,后期实现资源优化,最后到板卡调试。过程曲折艰辛,但是也收获良多。今天在这里记录下工作中零零散散的记录下来。1.项目需求FPGA :V7-690T两片Resource:两片FPGA通过X12 gth互联;每片FPGA使用48路serdes走光口与板外连接;每片FPGA使用SIROx4通过VP...原创 2019-07-21 22:29:27 · 8263 阅读 · 2 评论