- 博客(13)
- 收藏
- 关注
原创 mipi-DSI一些简单的入门知识
时钟是以DDR的方式进行高速数据传输,DDR采用双边沿采样,每个PLL_CLK上升沿和下降沿都可以进行数据传输,(速度一般在80M-1G之间),我这里仿真的是1G。简单点来说呢,就是将soc处理好的图像数据,通过DSI接口以高速串行的方式传输到显示设备上,比如手机屏幕,电脑屏幕,电视屏幕,手表屏幕。MIPI-DSI有高速模式和低速模式两种工作模式,低速的时候功耗低,因此看到LP就是指低功耗工作模式,即低速工作模式;通过CSI呢,将手机摄像头采集到的数据以高速串行的方式传输到soc中,让soc进行图像处理。
2025-10-17 15:34:52
415
原创 带隙基准基本原理bandgap
对于这样的一个基本的带隙基准电路,X和Y点由放大器钳位得到相等电压(后续考虑失调的话这里电压不相等)。带正温系数的电压就是Vx-Vy=VR3.电阻R3的电压带正温系数。ΔVbe经过计算=Vt·lnn,对温度求导后得到k·lnn/q,看出与温度或者E极电流特性无关,只跟n的个数有关。将两个具有相反温度系数的量以适当权重相加,就会得到零温度系数的值。Vref=aV1+bV2.三极管的基极-发射极电压Vbe具有负温度系数。当两个三极管工作在不同大小的电流下,他们Vbe的差值呈现正温特性。ΔVbe就是呈正温特性。
2025-07-14 10:23:00
433
原创 Dummy poly和dummy gate是什么
加dummy可以防止制造过程中由于曝光过度或者不足而导致刻蚀失败,此时插入dummy metal、dummy poly等,也可以避免由于光刻时反射与衍射影响关键元器件物理图形的精度而影响尺寸,比如电阻电容,插入dummy res、dummy cap。包含了电路元件之间的寄生参数信息。后仿是在电路的布局和版图完成后,考虑电路的不均匀性,电容电感、布局延迟、寄生等性能。dummy poly就是加了poly图形,而dummy gate是加了器件,dummy gate是在AA上的poly,已经形成器件了。
2025-07-11 17:15:01
904
原创 时钟馈通效应
MOS管作开关时存在电荷注入效应,影响开关电容采样精度。主要解决方案包括:1)采用半尺寸dummy管吸收电荷;2)使用传输门开关抵消部分电荷;3)差分采样结构抵消电荷影响;4)SAR ADC中采用下极板采样降低馈通效应。但各种方法各有局限,如下极板采样增加功耗,传输门无法完全消除电荷等。设计需根据具体应用权衡精度、功耗和复杂度。电荷注入问题在高速采样和小电容设计中尤为突出,是开关电容电路设计的关键挑战之一。
2025-06-26 15:50:27
765
原创 每天打两小时野球的四点思考
第四点是不要随便跑动,野球场往往队友都比较眼瞎,没那么多人有较好的视野,跑来跑去跑出空位队友也只想单打,只有在他们打不进去被防守下来了才会看人,所以在他们想无球单打的时候尽量不动,站好自己的位置,等他快不行了,诶这时候跑到他能看得到的空位等他传球制造机会。最近上班的园区有球场,每天6点公司的免费晚餐之后都有2小时的篮球时间,很多人都会来打野球。禁区本身就人多,挤在一团,跑来跑去带动防守自己的那个人也跑来跑去,反而不是好事,增加禁区的拥挤程度队友不好突破,所以尽量选择在弱侧,即人少的一侧站好位置。
2025-06-25 16:49:01
374
原创 聊聊这几年在模拟ic上的求学路程
大纲:时间线:本科学的不是这专业,研究生被老师送去企业,由企业导师培养,三年成长,准确来说是两年,两年毕业进入500人大厂做模拟ic怎么成长的正文:我是半路出家进入模拟IC这一行的,本科不是电子院校,学的通信工程,电磁场方向,学过信号与系统,模电数电,专业核心课是电磁场与电磁波,微波工程,射频电路设计,通信原理。信号这门课那几门变换至今没有弄懂,60分老师捞过了再也没管了,直到硕士流片做锁频环环路频率响应和环路稳定性分析的时候,为了写代码翻了翻信号的传输函数推导公式才又来学习和使用了一下信号的知识。模电就更
2025-06-06 17:52:41
385
原创 运放噪声和各部分噪声贡献,斩波对低频噪声抑制效果对比仿真
蓝色为未开斩波的噪声,紫色为带斩波的噪声曲线,可以看出低频时斩波过滤掉了大量的噪声,而在高频处两者噪声基本相同,开斩波后的噪声在低频不是完全平坦的原因,是电路中有部分管子没有被斩波滤掉,所以1Hz到10kHz不如10kHz后平坦
2024-03-13 18:11:53
3600
2
原创 MOS管的宽长比W/L该以什么顺序去调节
在看论文的基础上,尝试着把电路用晶体管的方式实现出来,自己去设定每一个w/l,通过仿真验证,甚至流片来验证自己的设计是不是符合设计指标,及应用环境,如果结果是好的,那么恭喜所选择的w/l是没有问题的。相同的指标让10个不同的设计师来设计,也许性能都可以满足指标的要求,但w/l通常不一样,这也许就是模拟电路设计的魅力所在,因为它没有标准答案。一般先规定支路的电流Id,通过过驱动电压确定vgs,确定电路的W/L,通过vgs再调整vds的大小。8、psr,cmrr,dc-scan等杂七杂八的仿真。
2024-03-08 18:05:34
8527
1
原创 时钟树和时钟芯片功耗管理
当运行游戏这种高频高负载的工作的时候,CPU的基准频率将会被拉高,以到达更好的性能(这就是说为什么芯片的CPU主频越高,能够运行的游戏性能要求越高);一般来说,芯片的时钟越高,工作频率越高,芯片的性能越好,但同时也会带来更高的功耗和发热,因此芯片的时钟和工作频率需要在性能和效率之间做出合理的平衡和优化。时钟是芯片运行的基础,相当于心跳,没有时钟,芯片就无法工作。时钟的这种传输过程就好比一棵大树的养分供给给其它分支,树上的主干和树枝就好比时钟的总线,树叶就像是外设,时钟就是通过总线传输给设备的。
2024-03-05 15:19:13
835
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅