- 博客(3)
- 收藏
- 关注
转载 PCB设计中的阻抗匹配与0欧电阻
1、阻抗匹配阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号源频率阻抗匹配可分为低频和高频两种。(1)高频信号一般使用串行阻抗匹配。串行电阻的阻值为20~75Ω,阻值大小与信号频率成正比,与PCB走线宽度和长度成反比。在嵌入式系统中,一般频率大于 20M的信号PCB走线长度大于5cm时都要加串行匹配电阻,例如系统
2015-04-11 10:30:34
2749
转载 PCB设计
1,过孔的影响: (转自:http://blog.sina.com.cn/s/blog_e09f5f2b01019vt8.html) 过孔本身存在着寄生的杂散电容,如果已知过孔在铺地层上的阻焊区直径为D2,过孔焊盘的直径为D1,PCB板的厚度为T,板基材介电常数为ε,则过孔的寄生电容大小近似于:C=1.41εTD1/(D2-D1)过孔的寄生电容会给电路造成的主要影响是延长了信号的上升时间,
2015-04-10 11:40:45
461
转载 FPGA/cpld设计时遇到的问题
1,Warning: Output pins are stuck at VCC or GND 解释:这几个输出管脚直接接地了措施:如果这符合你的设计要求这种警告可以不管2,Design contains input pin(s) that do not drive logic 原因:输入引脚没有驱动逻辑(驱动其他引脚),所有的输入引脚需要有输入逻辑
2015-04-08 19:36:58
1110
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人