Xilinx FPGA 复位信号知识点

1、疑惑的几个知识点:

a:复位信号是该高复位还是低复位,两者有何差异?

b:同步复位和异步复位有何不同?

c:异步复位如何同步化?

原始代码:Syn_Asy_Rst.v)

2、知识点解惑:

a:首先得明确一点就是复位信号只针对时序器件存在,LUT就不存在复位之说(本实验只针对D触发器而言)。对于Xilinx和Altera不同厂家的芯片内部触发器可能有不同设计,本文只研究了Xilinx 的FPGA(Altera的芯片之后可以研究对比一下)FF进行研究。

实验环境:软件平台:vivado 2017.2

同样的代码功能(代码:Syn_Asy_Rst.v),只是改变高复位和低复位,具体综合结果如下:

高电平复位
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值