数字电路低功耗设计
dxz44444
这个作者很懒,什么都没留下…
展开
专栏收录文章
- 默认排序
- 最新发布
- 最早发布
- 最多阅读
- 最少阅读
-
低功耗设计方法(3)—————RTL级低功耗设计
RTL级低功耗设计 前面介绍了系统级的低功耗设计,换句话说就是在系统级降低功耗可以考虑的方面。系统级的低功耗设计,主要是由系统级设计、具有丰富经验的人员实现,虽然还轮不到我们设计,我们了解一下还是比较好的。我们前端设计人员的重点不在系统级设计上面,而是在RTL级(及综合)上面。下面我们就来介绍RTL编码与逻辑综合的低功耗设计,重点是门控时钟和操作数隔离技术。今天主要是讲解操作数和一些常见的方法;门控时钟由于内容比较多,所以写在后面。 (1)并行与流水的选择 对于某一个功能模块,我们..原创 2020-07-22 11:24:22 · 4044 阅读 · 0 评论 -
低功耗设计方法(2)——————系统与架构级低功耗设计
1.系统与架构级低功耗设计 系统与架构层次的低功耗设计,可以节省70%以上的功耗。这个层次上的设计往往是由系统和架构设计人员进行的,这些人员往往是有着丰富经验的设计人员。他们制定了低功耗设计方案,由下一级的设计人员(比如做前端设计、做Flow的人员)进行具体实现。下面就来介绍一下在系统架构方面,可以从哪些方面进行低功耗设计,由于我只是只菜鸟,因此这些内容只是我在前人的经验中进行总结学习的笔记,仅供参考。 (1)多电压设计技术(Multi-VDD)①多电压设计技术介绍从前面的功耗方程中..原创 2020-07-22 11:17:21 · 3219 阅读 · 0 评论 -
低功耗设计方法(1)——————功耗构成和类型
1.功耗的构成——按类型分 低功耗按照类型分类呢,其构成主要有动态功耗、静态功耗、浪涌功耗这三种。1)动态功耗 动态功耗包括:开关功耗或者称为翻转功耗、短路功耗或者称为内部功耗。①开关功耗 在数字CMOS电路中,对负载电容进行充放电时消耗的功耗,比如对于下面的CMOS非门中当Vin = 0时,上面的PMOS导通,下面的NMOS截止;VDD对负载电容Cload进行充电,充电完成后,Vout的电平为高电平。当Vin = 1时,上面的PMOS截止,下面的NMOS导通,负载电容原创 2020-07-22 10:30:31 · 3572 阅读 · 0 评论
分享