原理:
设置一个缓冲窗口(一个八位的数),定时检测按钮状态,如果连续八次检测到按钮状态一致,则将该状态作为输出。
module anti_jitter
(input wire clk,
input wire button,
output reg pbreg);
reg [7:0] pbshift;
wire clk_1ms;
timer_1ms m0(clk, clk_1ms);
always@(posedge clk_1ms) begin//1ms检查一次,当连续8次检测到按钮按下的状态时,则按钮按下,如果连续8次0,则没有按下,其他情况保持不变。
pbshift=pbshift<<1;//左移1位
pbshift[0]=button;
if (pbshift==0)
pbreg=0;
if (pbshift==8'hFF)// pbshift八位全为1
pbreg=1;
end
endmodule
(input wire clk,
input wire button,
output reg pbreg);
reg [7:0] pbshift;
wire clk_1ms;
timer_1ms m0(clk, clk_1ms);
always@(posedge clk_1ms) begin//1ms检查一次,当连续8次检测到按钮按下的状态时,则按钮按下,如果连续8次0,则没有按下,其他情况保持不变。
pbshift=pbshift<<1;//左移1位
pbshift[0]=button;
if (pbshift==0)
pbreg=0;
if (pbshift==8'hFF)// pbshift八位全为1
pbreg=1;
end
endmodule