1、首先I/O程序中断请求的获取,CPU是在统一的时刻即每条指令执行阶段结束前向接口发出中断查询信号,也即是说,CPU响应中断的时间是在每条指令执行阶段的结束时刻;
2、DMA传送方式中的周期挪用中,当CPU正在访存,则必须等到存取周期结束之后,CPU才能将总线占有权让出来;
3、时钟周期:最基本的周期单元是时钟周期,即CPU晶振的工作频率的倒数,是计算机中最基本最小的时间单位;
4、机器周期(CPU周期):是一条指令执行过程划分之后(比如划分成取值、执行、中断等),完成一个基本操作所需要的时间;一般由若干时钟周期组成;
5、指令周期:是执行一条指令所需要的时间,即CPU从内存取出一条指令并执行这条指令的时间总和;由若干机器周期组成;
6、总线周期:通过总线完成一次内存读写操作或者完成一次输入输出设备读写操作所必须的时间;由于存储器和I/O接口是挂在总线上的,CPU对存储器和I/O接口的访问,是通过总线实现的,通常将CPU通过总线对处理器外部的存储器或者I/O接口进行一次访问所需要的时间成为一个总线周期;一般一个总线周期包含4个时钟周期;
总线周期的题目貌似和低位交叉编址的多体存储器联系比较紧密;