10111-基于锁相环CD4046的倍频器设计与pspice仿真 (说明书+设计参考资料)
资料摘要:
本设计题目为基于锁相环CD4046的倍频器设计与pspice仿真,在设计中详细的讲述了,128倍频从设计到仿真的详细过程。在设计电路的时候,使用CD4046锁相环和CD4520二进制计数器来实现128倍频。
本设计第一章主要讲述了锁相环的研究背景、研究意义;第二章主要讲述了对整个电路设计的功能分析以及芯片的选择;第三章主要讲述了锁相环CD4046的倍频器设计的原理图,介绍CD4046锁相环和CD4520二进制计数器芯片的功能和简单应用;第四章主要讲述了于锁相环CD4046的倍频器设计的pspice仿真,通过仿真来实现预计的电路设计。第五章总结设计过程中和仿真过程中所遇到的问题,并讲述本设计设计的收获。
锁相环技术目前的应用集中在以下三个方面:第一 信号的调制和解调;第二 信号的调频和解调;第三信号频率合成电路。锁相环的工作原理是检测输入信号和输出信号的相位差,并将检测出的相位差信号通过鉴相器转换成电压信号输出,经低通滤波器滤波后形成压控振荡器的控制电压,对振荡器输出信号的频率实施控制,再通过反馈通路把振荡器输出信号的频率、相位反馈到鉴相器。
资料包含:
1、相关的设计文档参考资料
2、详细设计说明书-17062字