
软件
文章平均质量分 80
Clara_D
这个作者很懒,什么都没留下…
展开
-
转 | Calibre LVS的一些设置细节
(1)LVS Options->Supply下面的选项,若选择Abort LVS on power/ground net errors选项,则电源地短路时会中断LVS,此时不选这选项再Run LVS,这样LVS就不会中断且会报出电源地短路的地方,但是不选这个选项会Run很久,所以一般都会选择这个选项;若选择Abort LVS on Softchk errors选项,则有软连接时会中断LVS,此时不选这个选项再RUN LVS,这样LVS就不会中断并且会报出软连接的地方,一般不选择这个选项。转载 2022-10-19 11:23:06 · 11789 阅读 · 1 评论 -
Virtuoso 使用笔记
这里用来记录一些没有在网上找到答案的warning或者error,随缘更新。warningWARNING (CMI-2682): I29.I0.M0: The bulk-drain junction forward bias voltage (937.046 mV) exceeds `VjdmFwd’ = 926.301 mV. The results are now incorrect because the junction current model has been linearized原创 2022-05-06 15:55:01 · 14017 阅读 · 2 评论 -
Virtuoso 无法建立Verilog-A和functional cellview:WARNING (TE-1308)
问题描述你写好了一个Verilog-A或者functional的cell view,但是在保存的时候仿真器报了如下的警告:Verilog-A view:WARNING (TE-1308): Failed to perform syntax check for cellview ‘mytest myver veriloga’.WARNING (TE-1312): Compilation errors or warnings have been detected in the HDL file for原创 2022-04-13 23:21:47 · 6417 阅读 · 3 评论 -
Spectre trans仿真不收敛,step极小怎么办?
有的时候我们在做Spectre trans瞬态仿真时,也许会遇到不收敛的情况,log上面print出来的time step越来越小,甚至可能是10e-18的级别,导致仿真无法结束,这是怎么回事呢?不收敛的原因在Cadence的官方文档Spectre® Classic Simulator, Spectre APS, Spectre X, and Spectre XPS User Guide中可以找到这样一段话:也就是说,当电路中存在较为理想或者简单的模型时,可能会产生边沿十分陡峭的翻转信号,即非常迅速原创 2022-04-13 22:45:55 · 22337 阅读 · 9 评论 -
如何在Cadence Virtuoso中自定义快捷键?
引言在使用Cadence Virtuoso画电路的时候,快捷键可以提高我们的工作效率。但Virtuoso中只定义了一些常用的基本快捷键,有些时候我们在进行一些额外操作的时候也希望有快捷键,这时候就需要自定义快捷键了。举个例子,我们都知道schematic中快捷键9可以高亮Net,但是如何取消高亮呢?如果没有定义快捷键,就需要从菜单Create>>Probe>>Remove all了,十分麻烦。能不能把取消高亮变得和高亮一样简单呢?答案是可以的,只需要用户自定义取消高亮的快捷原创 2022-03-30 12:24:19 · 15740 阅读 · 5 评论 -
转 | cadence验证仿真工具IUS,IES,irun和xrun
以下内容均转自http://www.lujun.org.cn/?p=3714IUS和IEScadence,有两大验证仿真工具。一个是IUS,一个是IES。IUS是cadence以前的仿真工具,功能略弱。代表工具,ncverilog。官方介绍如下:IUS(incisive unified simulator) Cadence IUS allows to perform behavioral simulation on Verilog and VHDL code.IES是cadence现在的仿真转载 2022-02-16 15:59:56 · 18601 阅读 · 2 评论 -
Altium Designer 18 原理图编译出现off grid错误处理方法
编译的时候报了一大堆错,全是提示off grid:方法一可能是由于原理图和库里的网格不同导致的,将原理图与库里的网格设置成一致就可以了。方法二如果上面的方法还不行,可以在属性里面对网格进行修改。在原理图上右键>preferences,然后将红色框中的勾全都取消,再次编译即可。...原创 2021-11-03 08:43:28 · 7521 阅读 · 0 评论 -
Altium Designer使用笔记
Altium Designer使用笔记怎样放置焊盘?使用了Ctrl+M测量间距后怎样消除标尺?PCB libray画封装的时候没有看到网格怎么办?怎样放置焊盘?这种形状的焊盘怎样放置呢?按快捷键P>选择pad>tab>修改template为r10_51即可,还有多种template模板可选噢~使用了Ctrl+M测量间距后怎样消除标尺?shift+C 清除掉就可以啦!PCB libray画封装的时候没有看到网格怎么办?其实网格是有的,因为grid/dots是无法隐藏的,可能是原创 2021-03-24 16:20:23 · 3678 阅读 · 0 评论 -
生活中与电脑相处的一些蠢事
生活中与电脑相处的一些蠢事–记录下来,以免日后再遇到会忘记2019/04/20今天遇到了两个问题,一个是声卡驱动出了问题,具体描述如下:1、 首先出现的症状是笔记本的声音突然没了,在任务栏的喇叭小图标上也标上了一个小小的×然后按动笔记本上调节音量的热键也没有音量提示窗口出现,声卡完全启动不了。于是尝试了重启没有奏效后,觉得应该是驱动出了问题,于是先后用了360驱动大师、驱动精灵、鲁...原创 2019-04-20 10:45:38 · 532 阅读 · 0 评论 -
ActivePerl无法打开安装包
ActivePerl无法打开安装包安装时出错:无法打开安装程序包。 找了半天没找到原因…… 后来重新下了安装包,Repair之后就可以了。可能是在下载压缩包时出了什么玄学问题。不过在查找资料的过程中,发现了其他的可能遇到安装错误,在此Mark下,供给有需要的宝宝们。 报错 A DLL required for this install to complete could not ...原创 2018-05-03 17:01:00 · 2387 阅读 · 0 评论 -
HFSS安装出现Unable to detect installed products.config/admin.xml exists 问题
安装在D盘,安装文件路径没有中文,用户名也不是中文,稳定文档也是默认路径,但是还是有这个对话框: 而且很诡异的是我前一天晚上还可以用,好吧我也不知道出现了什么问题。 然后准备下安装包重新装一个的时候突然想起……昨晚把这个安装路径的一个文件夹名称给改了,强迫症从HFSS–>HFSS17于是就出现了这个错误…… 所以下次装软件装完了之后不要随意改文件夹名不要随意改文件夹名不要随意改文件夹名!原创 2017-11-12 10:05:32 · 21712 阅读 · 7 评论