modelsim的do脚本编写

本文详细介绍VHDL仿真的七大关键步骤,包括退出仿真、清除环境、建立工作库、编译测试文件与设计源码、创建仿真模型、添加波形及运行仿真,为读者提供清晰的VHDL仿真流程指导。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

 

 

do 基本文件编写:

 

分为七大步:

 

1:  quit   -sim    退出当前仿真;

 

2:  .main  clear   清除;

 

3:  vlib   work   建立工作库,work需建在sim目录下;

 

4:  vlog  *.v      //test_bench文件,须在sim目录下;

 

 vlog  ./../design/*.v  //设计源码(即需要被激励的文件);

      若是有ip_core仿真的话,需将/quartus/eda/sim_lib/220model.v和altera_mf.v这两个             文件copy到ip_core下,才能进行仿真

 

5:  vsim  -novopt  work.test_bench文件名      没有.v

 

6:  add          wave  tb文件名/被激励源文件名(顶层文件名的例化)/*

 

7: run  时间

 

 

 

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值