Host key verfication failed

问题

首次链接某个ssh服务器时, 由于openssh需要确认远端的服务器是可信的,那么本地机器会验证远端服务器的指纹(fingerprint), 所以当我们本地没有信任服务器时就会出现 Host key verification failed 的问题. 在配置ansible免密登录时出现此问题,记录一下,亲测有用。

解决方法

ssh环境

$ cd ~/.ssh
$ ls
$ id_rsa  id_rsa.pub  known_hosts

确认known_hosts文件已经创建, 这个文件就是用于存放用户信任的服务器的ssh 指纹

方法1 - 非安全方法

ssh -o 'StrictHostKeyChecking=no' <host>

这种方法忽略验证远程机器的指纹验证, 一般不建议使用, 不论你在内网还是外网, 都有被爆菊的危险

方法2 - 命令添加信任的key

在./ssh/know_hosts中添加远程主机的指纹

ssh-keygen -R hostname
或
ssh-keyscan -t rsa hostname>> ~/.ssh/known_hosts

方法3 - 手动添加信任的key

直接编辑known_hosts加入key, 一般已知的host key形如:

[githost.com]:1234 ssh-rsa AAAAB3NzaC1yc......

这种方法相对比较灵活, 例如gerrit中会提供其host key, 你可以手动添加.

转载:Host key verification failed - 简书问题 首次链接某个ssh服务器时, 由于openssh需要确认远端的服务器是可信的,那么本地机器会验证远端服务器的指纹(fingerprint), 所以当我们本地没有信任服务...https://www.jianshu.com/p/1f6ba7ede019



 



 

SystemVerilog是一种硬件描述语言(HDL),可用于设计和验证集成电路(IC)和系统级设计。SystemVerilog为硬件设计工程师和验证工程师提供了强大的工具和方法,用于验证设计的正确性和功能。SystemVerilog for Verification(SV)是一种广泛使用的验证编程语言。 《SystemVerilog for Verification》PDF是一本介绍如何使用SystemVerilog进行验证的电子书。它提供了丰富的内容和实例,帮助读者了解如何使用SystemVerilog进行功能验证和集成电路验证。 在这本书中,读者可以学习如何用SystemVerilog编写自动化测试脚本,运行功能验证、时序验证和基于约束的随机性验证。通过使用SystemVerilog中提供的各种高级特性,读者可以提高设计验证的效率和质量。 《SystemVerilog for Verification》PDF还介绍了一些常用的验证方法和工具,比如UVM(Universal Verification Methodology)框架,这是一种验证方法学,用于从事复杂设计和验证项目。 此外,这本书还介绍了如何使用SystemVerilog进行寄存器验证、性能建模和处理复杂性问题。它对于有经验的验证工程师和刚刚开始学习SystemVerilog验证的人都很有价值。 总之,《SystemVerilog for Verification》PDF是一本帮助读者掌握SystemVerilog验证编程语言和方法学的重要参考资料。无论是想成为一名专业的验证工程师还是想加强对SystemVerilog的理解和应用能力,这本书都是必备的资源。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值