自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(21)
  • 收藏
  • 关注

原创 PCB设计时的20H原则

在PCB设计中,20H原则是一种用于减少电磁干扰(EMI)的经验性设计规则,主要针对电源层(Power Plane)和接地层(Ground Plane)的布局设计。电场在介质中传播时会随着距离衰减。实验表明,当电源层缩进20H时,边缘场辐射的能量可减少约70%(经验值,非严格数学推导)。- 目的:通过缩进电源层边缘,减少边缘电场(Fringe Field)的辐射,从而降低高频信号产生的电磁干扰(EMI)。在高频(如GHz以上)场景中,20H原则的效果可能减弱,需结合其他方法(如屏蔽、滤波)。

2025-03-09 11:48:40 339

原创 什么是差分信号?

差分信号是一种用于传输电子信号的技术,通过两根互补的导线(通常称为“正线”和“负线”)来传递信息。发送端将原始信号分为两个相反的版本(例如,正线电压为`+V`,负线则为`-V`)。接收端通过比较两根线的电压差(如`+V - (-V) = 2V`)来识别逻辑状态(如高电平“1”或低电平“0”)。若外界温度波动相同,两人报告的温差(如“A比B高2℃”)仍准确,而单个人报告的温度可能受干扰。- 高速传输:电压摆幅较小(仅依赖差值),允许更高的切换速率,适用于USB、HDMI等高速接口。

2025-03-01 13:54:20 204

原创 PCB布局,看这里。

高速信号直连:缩短高速信号(如DDR、PCIe、LVDS)的走线长度,减少延时和反射。- 差分对等长:差分信号(如USB、LVDS)需严格等长、对称走线,误差控制在5mil内。- 接口器件靠边:连接器(USB、HDMI)、开关、指示灯等靠近板边,方便装配和操作。- 滤波器件靠近源头:如TVS管、磁珠、滤波电容靠近干扰源(如电机、继电器)放置。- 按功能分区:将电路划分为模拟区、数字区、射频区、电源区等,避免信号相互干扰。- 敏感信号隔离:对高频、时钟、ADC/DAC等敏感信号进行物理隔离,减少串扰。

2025-02-16 12:56:08 774

原创 PCB板上孔的类型及作用

电镀要求:导通孔需金属化,非导电孔(如安装孔)需注明“NPTH”(Non-Plated Through Hole)。贯穿整个电路板(从顶层到底层),用于层间导电,孔径较大,常见于传统插件元件焊接。直径≤0.15mm的盲孔或埋孔,常见于HDI(高密度互连)板,用于连接精细线路。仅从表层连接到某一内层(不穿透整个板),用于高密度设计,减少空间占用。用于固定电路板到外壳或支架,通常不电镀,需考虑机械强度与防短路设计。用于连接不同电路层之间的电气信号,通常需要电镀处理(金属化孔)。

2025-02-15 12:25:13 311

原创 PCB板上器件编号缩写规则

在PCB(印刷电路板)设计中,元器件的编号(Reference Designator)通常由字母和数字组成,字母表示元器件类型,数字表示该类型元器件的顺序编号。- 英文全称:Light-Emitting Diode。- 中文名称:晶体管(三极管、MOS管等)- 例如:D1、D2(二极管1、二极管2)- 中文名称:电源符号(如+5V、GND)- 中文名称:连接器(插座、排针等)- 例如:R1、R2(电阻1、电阻2)- 例如:C1、C2(电容1、电容2)- 例如:L1、L2(电感1、电感2)

2025-02-14 13:02:04 763

原创 4层PCB设计关键步骤

L2 | Plane | GND平面 | 1oz || L3 | Plane | Power平面 | 1oz || BOT | Signal | 底层走线 | 0.5oz || TOP | Signal | 元件放置/走线 | 0.5oz || 层级 | 类型 | 用途 | 典型厚度 || 线宽 | 5-8mil |- 设置铜皮与走线间距(推荐8-10mil)

2025-02-13 11:05:49 305

原创 PCB设计时的3W原则

Hey小伙伴们~今天来唠唠电路板设计里超重要的**3W原则**!#PCB #Cadence allegro #科技宅 #职场技能。2**保信号**:高频电路必备(比如5G/射频模块)#硬件工程师 #PCB设计 #电子工程 #干货分享。👉 **核心公式**:导线间距 ≥ 3倍线宽。3 **降噪声**:让电路板运行更稳更安静🔇。1**防串扰**:减少信号线间的电磁干扰。### 🚀 **为什么要用3W?→ 用地线做“隔离带”更省空间!### 🔧 **3W原则是啥?🔸 **空间不够怎么办?🔸 **多层板

2025-02-12 10:25:05 254

原创 PCB开窗层竟是焊接关键位?

PCB设计 #硬件设计干货 #电子工程师 #DIY避坑指南。❌开窗连片→焊锡直接表演”铁索连舟”▫ ️LED驱动板:开窗兼做散热通道。▫ ️测试点:迷你开窗方便万用表戳戳。👉 🏻 就是阻焊层的”镂空区域”!▫ ️手机充电口:开窗+镀金防氧化。❌开窗不对齐→元件焊歪成比萨斜塔。✔ ️开窗要比焊盘大0.1mm。✔ ️BGA焊点开窗要圆角处理。3 ️⃣【散热buff加成】✔ ️高频信号线开窗可调阻抗。像给焊盘开了专属天窗☀ ️。❌忘记开窗→焊盘被绿油封印。1 ️⃣【精准焊接定位】2 ️⃣【防焊锡乱流】

2025-02-11 09:46:36 328

原创 Cadence allegro多版本共存

1,不同版本的软件安装在了不同的盘下面,导致我软件使用不了,后来给两个版本软件安装在同一个目录下,便可以使用了。可以加我个人联系方式拿资料或交流Cadence PCB设计问题。2,如何切换不同版本的软件?

2024-12-21 21:49:55 1233 1

原创 Allegro使用降版本工具后,走线断裂问题

在使用Allegro降版本工具将17.x文件转化为16.x文件之后,会发现走线拐角处有断裂的效果,可以加我个人联系方式拿资料和交流Cadence Allegro PCB设计。其实这是将版本后显示效果的原因,以下方法可以解决该问题。

2024-12-21 21:34:49 287

原创 Allegro电源飞线方格显示

在Allegro画板的时候,在开始布局连线的时候,一般是不考虑电源网络的,所以打开飞线的时候,可以选择讲电源和地网络的飞线关闭或者以方格形式显示,方格显示如下图;4,弹出会话框选择-ratsnest_schedle->power_and_gnd。这样看起来会清爽许多,那怎样将电源网络以 方格显示呢?2,find里只选择net;4,单机要方格现实的电源;

2024-11-20 17:27:19 531

原创 Allegro 板框倒圆角

2,新建的板框为shape(闭合线段)属性,闭合线段无法倒圆角;4,点击板框,右键done,shape已转化为线条;3,需将闭合线段转换成不闭合线条,方法如下;11,依次点击所有线段,右键complete。10, 右键temp group。8,将线段转换为shape;1,新建一个矩形板框;6,依次点击矩形边框;

2024-11-13 12:13:55 963

原创 Allegro stroke手势第一次使用,需要激活一下

可添加个人微信,沟通PCB设计及Cadence学习事宜。设置如下:setup-user preference。UI-input-no_dragpopup-勾上。

2024-09-13 21:40:14 455

原创 这样安装Cadence allegro,一定不会出现什么问题。

进入界面如下,设置如下,点击下一步,开始自动安装,预计安装时间30分钟,整个过程全自动,无需人为干涉。漫长等待大概30分钟,有可能会卡在93%界面,和cmd界面。个人微信,可交流PCB设计及Cadence相关。Cadence allegro安装包解压。点叉关闭,会弹出更新完成,安装结束。阿里狗:一键安装,一键破解工具。阿狸狗破戒大师 V3.2.6。

2024-09-13 21:27:16 1316 4

原创 PCB设计岗位会被机器人取代吗?

首先,PCB设计涉及复杂的电路布局、信号完整性分析、电磁兼容性考虑等多个方面,需要一定的经验。尽管机器人和人工智能在数据处理、优化算法等方面具有优势,但它们在理解设计需求、创新设计思路以及应对复杂设计挑战方面仍存在局限。然而,随着技术的不断发展,一些重复性高、劳动强度大的设计工作可能会被自动化工具所承担,从而减轻设计师的负担并提高工作效率。但总体而言,PCB设计岗位的核心价值在于其创造性和专业性,这是机器人难以复制的。其次,PCB设计过程中往往需要与工程师、生产部门等多个团队进行紧密沟通和协作。

2024-09-13 02:16:01 430

原创 芯片PCB封装由哪些元素组成?

很多刚开始学PCB设计的同学,在进行PCB封装制作时,不知道不清楚PCB封装应该包含哪些部分,本文会以STM32-48分封装为例,来说明一个完整的PCB封装至少要包含哪些部分?6,place bound top-芯片所占区域(红色网状),禁止其它器件靠近;5,assembly top-装配层,可辅助定位及供贴片人员使用;8,assembly top层器件编号;可添加个人微信,沟通PCB设计事宜。9,device 信息;3,1号引脚指示符号;4,芯片主体指示符号;1,焊盘-pins;

2024-09-13 02:01:40 1191

原创 Allegro焊盘透明显示

可加微信,进行PCB设计交流及培训。

2024-09-12 01:45:27 527

原创 值得一读的PCB设计专业书籍推荐

印制电路手册》(Printed Ciruits Handbook):这本书是PCB行业的经典之作,详细讲解了PCB设计的理论知识、材料分析和工程设计方法及测试方法,适合作为PCB设计的基础教材。《Cadence Allegro实战攻略与高速PCB设计》:此书以Cadence Allegro为基础,通过实战案例讲解了高速PCB设计的方法和技巧,适合有一定基础的PCB设计师进一步提升技能。这些书籍都是PCB设计领域的经典或实用之作,涵盖了从基础知识到高级技巧的各个方面,适合不同层次的学习者阅读。

2024-09-11 08:31:00 1523

原创 十年PCB工程师,Allegro 17.4自用快捷键分享

Allegro合理使用快捷键,可以大大提升PCB设计效率,现将Allgro如何设置快捷键的方法分享给大家,文末附我自用10年的allegro快捷键。Allegro怎样设置快捷键?

2024-09-11 00:27:09 4473 2

原创 Cadence allegro 17.4 怎样单独关闭各层的铜皮?

3, Unsupported-shape_layer_visibility_env ,如下设置。1,使能该功能前:右侧Visibility没有打开和关闭shap的按钮。那么怎样使各层的铜皮隐藏呢?4,重启软件 ,功能使能。

2024-09-11 00:01:36 1197

原创 使用华秋DFM设计2层板叠层(无需控制阻抗)

可添加如下微信进行PCB设计交流。

2024-09-10 21:50:35 502

CADENCE ALLEGRO设计资料大全.zip

CADENCE ALLEGRO设计资料大全,内含所有PCB设计所需软件,包括Cadence allegro,CAM350(gerber查看器),SI9000(阻抗计算神器),CAD(复杂板框绘制);实战项目若干;大量PCB设计电子书资料。

2024-09-11

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除