
硬件开发
Chendy
一个忙人
展开
-
串行A/D转换器通讯编码原理与应用
本节以16位计算机和12位A/D串行转换器为对象讨论数据采集通讯原理和软件编程方法。假设A/D共有16个数据通道,且各通道寄存器当前采集到12位二进制数据:{b11b10...b1b0}Channel number = 0,1,2,...,15。寄存器数据向计算机内存的通讯传递是实现数据采集的关键技术。F5107是北京众人精密测控技术公司生产的串行十二位16通道A/D板,它可以通过计算机LPT并行转载 2008-03-07 13:06:00 · 1662 阅读 · 0 评论 -
利用PC串口进行脉冲编码通讯的方法
本文提出的方法可用来评估通过PC串口进行脉宽编码通讯的单总线(one-wire)器件,对通讯错误,如奇偶性和应答,进行监测。与PC的硬件接口为MAX232驱动/接收器,本例子中的从动装置为德州仪器的TMP141温度传感器。使用由A0和A1确定的TMP141的4个可编程地址(见图1),本电路可以扩展成同一个总线上有4个传感器。本方法的主图示使用RS-232波特率控制的内置时间。大多数通讯需要3个转载 2008-03-07 12:41:00 · 1548 阅读 · 0 评论 -
3G测试系统的Viterbi译码及DSP实现及优化
引言 随着TD-SCDMA产业化进程的日益明朗,3G之战还未吹号,硝烟味已弥漫了黎明前的市 场。这就要求尽快提供好的手机终端。对手机终端的性能测试越显得迫在眉睫。由于重邮信科3G研究院在TD方面有着很成熟的技术和经验,在此基础上我们不但 推出了3G样机,而且致力于开发好的TD手机测试平台,本文所介绍的Viterbi译码方法是独具特色的TD测试平台中所用到的。3GPP中TD- SCDMA系统转载 2008-03-07 13:46:00 · 1678 阅读 · 0 评论 -
viterbi译码算法简介
viterbi译码算法简介 viterbi译码算法是一种卷积码的解码算法。优点不说了。缺点就是随着约束长度的增加算法的复杂度增加很快。约束长度N为7时要比较的路径就有64条,为8时路径变为128条。 (2 先说编码(举例约束长度为7):编码器7个延迟器的状态(0,1)组成了整个编码器的64个状态。每个状态在编码器输入0或1时,会跳转到另一个之中。比如110100输入1时,变成101001(其转载 2008-03-09 15:00:00 · 5876 阅读 · 1 评论