EDA软件_Cadence_Allegro 16.6 PCB的建立流程

本文详细介绍了手工建立PCB的全过程,包括新建工程、设置绘图参数、建立板外框等步骤,并深入讲解了如何进行布局布线、添加覆铜及生成光绘文件等关键环节。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

手工建立PCB

新建工程

File --> New...
  --> [Project Directory] 显示工程路径
  --> [Drawing Name] 工程名称,Browse...可选择工程路径
  --> [Drawing Type] 工程类型,绘制PCB板选择Board,封装选择Package symbol

设置绘图参数

分别设置使用单位、图纸尺寸、单位精度、工作区域(其中Left X和Lower Y表示左下角坐标,设置为负值使坐标原点位于工作区域内部)
单位换算
1mil = 0.0254 mm
1mm = 39.3701 mil
默认情况下我们更倾向于使用mil单位绘制PCB板。
Setup --> Design Parameters...
  --> [Design]
      单位为Mils,Size为other,2位精度,
      Width与Height分别代表画布的宽高
      LeftX与LowerY代表原点位置坐标
  点击Apply使修改生效

建立板外框

Add --> Line
  Class:SubClass = Board Geometry:Outline

设置格点

Setup-->Grids…
      勾选Gridon, 打开SetupGrids...
      将Non-Etch和AllEtch中的所有Spacing设为1mil=0.0254mm

添加倒角

Manufacture-->Drafting
其中Fillet(圆形),Chamfer(直线)。
选择添加圆形倒角:option中Radius(倒角大小)设置为100mil,鼠标分别点击需要添加倒角的两条线,添加完成。
如尺寸大小不确定,可PCB设计完成后添加。

放置安装孔

Place --> Manually
  --> [Advanced Settings] 勾选Library
  --> [Placement List]
      --> [Mechanical symbols] 选上需要使用的机械安装孔,敲坐标放置

设置允许摆放区域

Setup --> Areas --> Package Keepin
  Class:SubClass = Package Keepin:All
  一般情况, Package Keepin距离板框0.2mm(8mil)~0.5mm(20mil)

  方法2:使用Z-Copy命令

设置允许布线区域

Setup --> Areas --> Route Keepin
  Class:SubClass = Route Keepin:All
  一般情况, Route Keepin Pacakge Keepin 大小一致
 
  方法2:使用Z-Copy命令,Edit-Z-Copy
      选择Class:SubClass=Route Keepin:All,
      Size选择Contract向内缩进,Offset填充20mil,

设置禁止布线区域

Setup --> Areas --> Route Keepout
  Class:SubClass = Route Keepout:All
根据具体设计需求,绘制禁止布线区域

布局布线

设置层叠结构

Setup --> Cross-section
  双层板按默认设置,从上到下依次为:表层空气,铜走线Top层,玻璃纤维介质层,铜走线Bottom层,底层空气
  多层板需要做相关层添加[FIXME]
 

导入网表

File --> Import -->Logic...
  --> [Cadence]
选择Designentry CIS(Capture),Always,Importdirectory选择网表文件路径
  导入完成后File--> Viewlog...查看导入错误信息,确保0 errors,0warnings
 

放置元器件

Place --> QuickPlace...
  选择Placeall components,点击place完成自动放置
  检查Unpalcedsymbol count显示状态,确认未放置的元件为0
 
  注:有关元器件突出板框外的KC DRC问题 <--- 删除该DRC
      Display --> Waive DRCs --> Waive命令,点击DRC删除即可。
 

约束设置

Setup --> Constraints -->Constraints Manager...
  --> [Physical]
      --> [Physical Constraint Set]
          --> [All Layers]
              线宽设置为>=6mil,添加过孔(小于6的非0值都设为6或更大)
      --> [Net]
          --> [All Layers]
              电源与地网络设置至少30mil,大功率大电流网络也设置大些
  --> [Spacing]
      ... 设置线间距、VIA间距等,都至少设为6mil,6mil是根据PCB厂家定的
 

布局布线

  接插件(如DB9、JTAG接口、电源接口等)放在PCB板周边。
 
  布线时双击添加过孔,Options中Act可改变当前PCB面,Linewidth设置线宽;
  [Route] --> [PCB Router] --> [Route Automatic…]可自动布线。
 

后处理

添加丝印

  (1)自动添加丝印
      Manufacture --> Silkscreen
        --> [Layer] Both
        --> [Elements] Both
        --> [Classes and subclasses]
        --> [Package geometry] Silk
        --> [Refrence designator] Silk
        ... 其它选择None
  点击Silkscreen完成丝印添加
  (2)手动添加丝印信息
      --> Add --> Text
      Class:Subclass=Manufacture:AutoSilk_Top
      设置字号及线宽后输入文字信息
 
  注:丝印字号修改,Edit--> Change,Find中选只Text,
      Class:subclass=Manufacture:空
      设置字号线宽,全选后Done即可
 

添加覆铜

Shape --> Polygon
  Class:Subclass=Etch:Top
  Option中勾选上CreateDinamic Shape,选择Assign netname为Gnd网络
 
  添加底层覆铜,Class:Subclass=Etch:Bottom
 
  删除顶层和底层死铜,Shape--> Delete Islands,Delete allon layer
 

查看报告

Tools --> Quick Reports
  至少检查如下4项:
  Unconnected Pins Report
  Shape Dynamic State
  Shape Islands
  Design Rules Check Report
 

数据库检查

Tools --> Database Check
  勾选全3项,点击Check检查,Viewlog查看错误日志
 

钻孔文件生成

  (1) 钻孔参数文件生成,Manufacture--> NC --> NC Parameters
  按默认设置,点close后生成nc_param.txt
 
  (2) 钻孔文件生成,Manufacture--> NC --> NC Drill
  如果有盲孔或埋孔,则Drilling中选择By Layer,否则默认,
  点Drill生成*.drl文件,点击Viewlog查看钻孔文件信息
 
  (3) 不规则孔的钻孔文件生成,Manufacture--> NC --> NC Route
  默认设置,点击Route生成*.rou文件
 
  (4) 钻孔表及钻孔图的生成,Manufacture--> NC --> Drill  Legend
  如果有盲孔或埋孔,则Drilling中选择By Layer,否则默认(单位为mil),
  点击OK生成*.dlt文件
 

生成光绘(Gerber)文件

  (1) 设置光绘文件参数
  Manufacture--> Artwork
      --> [General Parameters]
          --> [Device type] Gerber RS274X
          --> [OUtput units] Inches
          --> [Format]
              --> [Integer places] 3
              --> [Decimal places] 5
      --> [Film Control] 设置层叠结构(10层)
          -->[Available films]
              --> [Bottom]
                  --> ETCH/Bottom
                  --> PIN/Bottom
                  --> VIA Class/Bottom
              --> [Top]
                  --> ETCH/Top
                  --> PIN/Top
                  --> VIA Class/Top
              --> [Pastemask_Bottom]
                  --> PackageGeometry/Pastemask_Bottom
                  -->Stack-Up/Pin/Pastemask_Bottom
                  -->Stack-Up/Via/Pastemask_Bottom
              --> [Pastemask_Top]
                  --> PackageGeometry/Pastemask_Top
                  -->Stack-Up/Pin/Pastemask_Top
                  -->Stack-Up/Via/Pastemask_Top
              --> [Soldermask_Bottom]
                  --> Board Geometry/Soldermask_Bottom
                  --> PackageGeometry/Soldermask_Bottom
                  -->Stack-Up/Pin/Soldermask_Bottom
              --> [Soldermask_Top]
                  --> BoardGeometry/Soldermask_Top
                  --> Package Geometry/Soldermask_Top
                  -->Stack-Up/Pin/Soldermask_Top
              --> [Silkscreen_Bottom]
                  --> BoardGeometry/Silkscreen_Bottom
                  --> PackageGeometry/Silkscreen_Bottom
                  -->Manufacture/Autosilk_Bottom
              --> [Silkscreen_Top]
                  --> BoardGeometry/Silkscreen_Top
                  --> PackageGeometry/Silkscreen_Top
                  -->Manufacture/Autosilk_Top
              --> [Outline]
                  --> Board Geometry/Outline
              --> [Drill]
                  --> Board Geometry/Outline
                  -->Manufacture/Nclegend-1-2
          选中Checkdatabase before artwork复选框!
          --> [Film options]
              --> [Undefined line width]
                  选中层叠结构中的每一层,都设置为6mil
              --> [Shape bounding box]
                  选中层叠结构中的每一层,都设置为100
              --> [plot mode]
                  选中层叠结构中的每一层,无特殊情况都选择Positive
              --> [Vector based pad behavior] 选中每一层都勾选上
  点击OK完成参数设置
 
  (2) 生成光绘文件
  Manufacture--> Artwork
  仔细检查层叠结构的设置,很重要,不能出错!
  Select all选择所有层,确认选中Check database before artwork,
  执行CreateArtwork生成光绘文件,点击Viewlog查看生成光绘信息,确保没有任何error!
 

打包Gerber文件给PCB厂商

  共14个文件:10{*.art}+ 1{*.drl} + 1{*.rou} + 2{*.txt}
  TOP.art
  Bottom.art
  Pastemask_Top.art
  Pastemask_Bottom.art
  Soldermask_Top.art
  Soldermask_Bottom.art
  Silkscreen_Top.art
  silkscreen_Bottom.art
  Outline.art
  Drill.art
  art_param.txt
  nc_param.txt
  *.rou
  *-1-2.drl
  打包成*.rar等压缩包发给厂商

参考文献

《Cadence高速电路板设计与仿真——原理图与PCB设计》
<think>我们正在使用Allegro Cadence16.6进行PCB设计,用户想要删除整个网络或一段网络的布线。根据引用[2]中提到的“Bus、Class、Pin-Pair、Net-Group、Match-Group的区别与联系”,我们可以利用Allegro中的选择工具来针对网络进行操作。解决方案:1.删除整个网络的布线:-在AllegroPCB Editor中,选择菜单"Edit"-> "Delete"。-在右侧控制面板的"Find"选项卡中,只勾选"Clines"(表示导线)和"Vias"(表示过孔),取消勾选其他选项(如Shapes等)。-在"Find byName"区域,选择"Net"并输入网络名,或者点击"..."按钮从网络列表中选择目标网络。-然后点击网络名,整个网络的布线(包括导线和过孔)将被选中,按鼠标右键选择"Done"即可删除。2.删除一段网络的布线(部分布线):-同样,选择"Edit"-> "Delete"。-在"Find"选项卡中,只勾选"Clines"和"Vias"。-此时,不要使用按名称查找,而是直接使用鼠标在PCB上框选想要删除的布线部分。可以按住鼠标左键拖动形成一个矩形框,框内的布线将被选中(注意:这样可能会选中多个网络的布线,所以需要确保只选中目标网络的部分)。-或者,为了更精确地选择某一段布线,可以先将视图放大,然后逐个点击要删除的线段和过孔(按住Shift键多选),然后右键选择"Done"删除。另外,也可以使用"Slide"命令来调整布线,但删除操作使用"Delete"命令。注意事项:-在删除布线前,建议先保存当前设计,以防误操作。-如果删除的是差分对的一部分,需要确保差分对的对称性,可能需要重新布线整个差分对(参考引用[2]中关于差分对的设置和走线)。参考引用:[^2]:定义差分对,规则设置;走线时两边走,中间对接。另可见“CadenceAllegro16.6绘图软件使用二之五、PCB相关设置之5、线宽规则设置(PhyslcalConstraintSet)之2)差分规则设置”。七、PCB相关操作1、Bus、Class、Pin-Pair、Net-Group、Match-Group的区别与联系。相关问题:1.如何恢复误删除的布线?2.如何只删除某个网络上的过孔而不删除导线?3.Allegro中如何快速选择整个网络?</think>### 如何在 Allegro Cadence 16.6 中删除网络布线 #### 一、删除整个网络的布线 1. **激活删除命令** 菜单栏选择 `Edit → Delete` 或直接在命令窗口输入 `delete`。 2. **设置筛选条件** 在右侧控制面板的 `Find` 选项卡中: - 勾选 `Clines`(导线)和 `Vias`(过孔) - 取消其他选项(如 Shapes、Pins 等) - 在 `Find by Name` 区域选择 `Net` → 点击 `...` 按钮选择目标网络 3. **执行删除** 单击目标网络 → 整个网络的布线(导线+过孔)将高亮显示 → 右键选择 `Done` 完成删除[^2]。 #### 二、删除部分网络布线(分段删除) 1. **局部框选删除** - 使用 `Edit → Delete` 命令 - 在 `Find` 选项卡仅勾选 `Clines` 和 `Vias` - 按住鼠标左键拖动框选需要删除的线段 → 右键 `Done` 2. **精确分段删除** - 启用 `Tools → Customization → Application Mode` 选择 `General Edit` - 使用 `Edit → Vertex` 命令 → 单击目标线段上的节点 - 按 `Delete` 键删除相邻线段(支持多选) --- ### 关键操作示意图 ```plaintext [操作流程] 选择命令 → 设置筛选器 → 指定目标 → 确认删除 │ │ │ │ Edit→Delete Find→Clines/Vias Net选择 Right-click→Done ``` --- ### 注意事项 1. **差分对处理** 删除差分对布线时需同步操作两条线,避免破坏阻抗匹配(参考引用[2]中差分规则设置)[^2]。 2. **铺铜关联性** 若删除的网络连接铺铜区域,需检查铺铜更新状态(避免出现引用[1]中的 Out of date shapes 问题)[^1]。 3. **间距规则** 删除后重新布线时需遵守引用[3]的安全间距规范(如数字/模拟地分离原则)[^3]。 --- ### 相关问题 1. 如何快速选择 PCB 上同一网络的所有对象? 2. 删除布线后如何避免遗留孤立的过孔? 3. Allegro 中是否有批量删除未连接布线的工具? 4. 如何恢复误删除的布线? [^1]: 【Cadence Allegro PCB设计】新手遇到的N个问题及其解答 [^2]: Bus、Class、Pin-Pair、Net-Group、Match-Group的区别与联系 [^3]: cadence allegro - PCB设计规范
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值