
硬件设计之微处理器应用技巧
文章平均质量分 70
X86/RK3588/STM32/GD32/MPS14030/AT89S52/STC89C52,记录单片机应用的思考
佣兵天下@大青山『硬件』
硬件电路设计和FPGA爱好者,有志于在此领域深根细作
展开
-
LM339模块电路故障查询
最近的电路测试中出现一个问题,如果不接液晶屏,LM339输入端是高电平,如果接了液晶屏,输入端就是低电平,即使在输入端加了上拉电阻,还是如前面的结论,如果越过LM339,直接和后级电路连接,那么接了液晶屏,就是高电平。现在搜索LM339芯片资料,资料结合现象,寻找故障源。原创 2024-06-16 07:57:44 · 1078 阅读 · 0 评论 -
电阻常见失效模式
硫化:这种电极一般是银钯合金。由于电阻表面的二次保护层和焊接端头不是严丝合缝的。由于硫化银不导电,所以随着电阻被硫化,电阻值逐渐增大,直至最终成为开路。烧毁:长时间在的定功率以上时可能会发生烧焦甚至烧毁,一般为开路(控制电阻的稳态功率)焊接问题:超存储期、引出端氧化、镀层不佳、引出端严重不对称都可能导致虚焊等焊接问题。电阻器由于结构较为简单,工艺成熟,通常失效率相对较低。开路:在受到瞬间过功率冲击的时候可能导致开路;阻值漂移:老化后通常发生;断线开路:线绕电阻器受到机械应力或者瞬时过功率冲击时可能发生;原创 2024-06-10 21:45:19 · 683 阅读 · 0 评论 -
FPGA问题解析
1、FPGA上为什么接了很多地线和电源?每一个BANK都独立供电。2、FPGA的IO接口对应bank电压,设置选择?依据所连接电路的电平选择BANk电压,避免使用电平转换芯片。3、intel的fpga芯片datasheet在哪里下载官网下载,或者 向FAe询问并要资料。4、硬件设计过程FPGA时钟引脚注意事项在设计原理图的时候,对于接收时钟,应该尽量分配到FPGA的时钟引脚,且为P端。通常FPGA的时钟引脚为:后缀为SRCC或MRCC的IO,如下图所示。5、FPGA管脚分配规则。原创 2024-06-09 22:17:29 · 633 阅读 · 0 评论 -
闲话电子设计之100条
设计电路思路特别重要,那么思路又是如何得来的呢?每当我们看到一个比较复杂的电路时,首先想到的是别人是如何把这么复杂的电路设计出来的?为什么我不能?我怎么才能够设计呢?从大的方面讲一般我们分三步走:第一步,先学会看别人的电路;第二步,学会根据自己的需要修改别人的电路;第三步,自己独立设计电路。具体方法如下:其实任何一个复杂的电路都是由一个个小的电路模块组成的。原创 2024-04-21 18:05:49 · 1243 阅读 · 0 评论 -
[原创] FPGA级联之JTAG烧录
根据客户产品需求,需要评估并转换出设计方案,公司对于产品成本的敏感,一片大容量芯片是足够了,但是价格高,两片芯片价格叠加低于一片大容量FPGA芯片,自然双芯片处理就成为了首选。电路是有差别的,需要查看datasheet,在文档里有提示,下面是图片,可以借鉴。不同点:需要增加器件文件两次,因为是双FPGA,即使程序内容一致,也是两次。FPGA级联烧录 和 单颗FPGA烧录方式是否有区别?烧录电路是否有区别?如果有疑问,QQ:227768816,欢迎探讨。1、烧录方式是否有区别?2、烧录电路是否有区别?原创 2023-12-05 18:19:31 · 1301 阅读 · 0 评论 -
【原创】基于单片机的智能小车之步进电机28BYJ-48的转动_01
【原创】基于单片机的智能小车之步进电机28BYJ-48的转动_01_Cayden最近想做一个步进电机转动,看着挺简单,也就5根线连接,结果栽在了线序上先简单讲讲编程所需要的相关必要知识,再说驱动步进电机的程序一:先来认识 步进电机28BYJ-4828BYJ-48:全称为:4项8拍-28mm最大有效外径-永磁减速步进电机28:有效的最大外径28mmB:步进电机Y:永磁J:减速电机4:4项8:8拍二:步进电机编程的必要知识A:步进电机的3个关键参数:步进角+.原创 2020-11-15 21:27:19 · 1576 阅读 · 0 评论