Xilinx使用JTAG打印调试信息

本文详细介绍如何在Xilinx的KU040 FPGA上使用JTAG进行MicroBlaze软核的调试,包括搭建硬件环境、配置Vivado、生成最小工程、编译并下载比特流、使用XSCT连接设备、下载ELF文件及执行打印调试信息的过程。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

Xilinx使用JTAG打印调试信息
本示例的硬件环境为UTRASCAL的KU040的FPGA
首先搭建FPGA一侧的硬件平台,使用vivado软件,新建工程,然后新建blockdesign,添加MicroBlaze软核,注意勾选调试功能: 在这里插入图片描述

然后点击 在这里插入图片描述
在这里插入图片描述
设置MicroBlaze_debug_module
在这里插入图片描述
勾选enable JTAG UART
在这里插入图片描述

再次点击run connection automation
产生最小工程
在这里插入图片描述
编译综合产生硬件环境,导出硬件平台到SDK,加载SDK。
在这里插入图片描述在这里插入图片描述在这里插入图片描述在这里插入图片描述在这里插入图片描述
新建hello world工程
在这里插入图片描述在这里插入图片描述在这里插入图片描述
对工程进行编译。
打开xilinx的XSCT
在这里插入图片描述连接设备;
在这里插入图片描述下载FPGA的比特流;
在这里插入图片描述
进入目标2,打开JTAG调试终端;
在这里插入图片描述
进入目标3,下载elf文件;
在这里插入图片描述 在这里插入图片描述
输入con继续执行,可以看到JTAG终端处有helloworld打印;
在这里插入图片描述
输入stop停止执行。
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值