leetcode -71: 简化路径

本文深入解析了一种用于简化文件路径的算法实现。通过使用栈数据结构,算法能够有效处理复杂的路径字符串,移除多余的‘.’和‘..’,并正确处理多重斜杠,最终返回规范化的绝对路径。代码示例清晰展示了算法的逻辑步骤。

// 该题逻辑: 第一步:扫描字串: 跳过每次遍历开头碰到的所有斜杠,收集字母的字符串,碰到 '.' 的话不理睬,碰到 ‘..’ 的话,能弹栈就弹栈,这样,就把待显示的数据收集好了。
// 第二步: 弹栈并 组合

#include<algorithm>
#include<stack>
#include<iostream>
#include<string>
using namespace std;
// my fault: 示例给的有问题,没解释清楚哪些情况下字符是排除的
// 该题逻辑: 第一步:扫描字串: 跳过每次遍历开头碰到的所有斜杠,收集字母的字符串,碰到 '.' 的话不理睬,碰到 ‘..’ 的话,能弹栈就弹栈,这样,就把待显示的数据收集好了。
// 第二步: 弹栈并 组合
class Solution {
public:
    string simplifyPath(string path) {
        int size = path.size();
        if(size == 0){
        	return "/";
        }
        stack<string> ss;
        int i =0;
        while(i<size){
        	// 跳过斜杠
        	while(i<size && path[i] == '/'){
        		++i;
        	}
        	// 收集字符
        	string s = "";
        	// 假设不会有 aaaa.. 的情况
        	while(i<size && path[i] != '/'){
        		s += path[i++];
        	}
        	if(".." == s && !ss.empty()){
        		ss.pop();
        	}else if(s != "" && "."!= s && ".."!= s){
        		ss.push(s);
        	}
        }
        // 数据都在栈里了,现在要拿出来使用了
        if(ss.empty()){
        	return "/";
        }
        string result="";
        while(!ss.empty()){
        	result = "/" + ss.top() + result;
        	ss.pop();
        } 
        return result;
    }
};
int main(){
	Solution s;
	cout << s.simplifyPath("/../..///MF/.././.././HrRfw/YwpaM/yHqLG/./bIJnF///./YWJ/Nbv/Y/////./..///./../RzxEb/ZVIeu/JZEKR////");
	return 0;
}

 

下载前必看:https://renmaiwang.cn/s/bvbfw Verilog设计_串并转换 / 移位寄存器实现了一种串并转换的功能,其核心原理在于移位寄存器的运用。 这里详细展示了串转并以及并转串两种不同的设计方案。 每一种转换模式都设有专属的使能信号,同时并行输出数据的格式提供了两种选择:最低有效位优先(lsb)和最高有效位优先(msb)。 串并转换技术主要应用于串行传输与并行传输这两种数据传输模式之间的相互转换,而移位寄存器是达成这一目标的常用工具,能够支持并行及串行的数据输入与输出操作。 这些移位寄存器通常被设定为“串行输入、并行输出”(SIPO)或“并行输入、串行输出”(PISO)两种工作模式。 在串行数据输出的过程中,构成数据和字符的码元会按照既定的时间顺序逐位进行传输。 相比之下,并行数据传输则是在同一时刻将固定数量(普遍为8位或16位等)的数据和字符码元同时发送至接收端。 数据输入通常采用串行格式进行。 一旦数据成功输入寄存器,它便可以在所有输出端同时被读取,或者选择逐位移出。 寄存器中的每个触发器均设计为边沿触发类型,并且所有触发器均以特定的时钟频率协同工作。 对于每一个输入位而言,它需要经过N个时钟周期才能最终在N个输出端呈现,从而完成并行输出。 值得注意的是,在串行加载数据期间,并行输出端的数据状态应保持稳定。 数据输入则采用并行格式。 在将数据写入寄存器的操作过程中,写/移位控制线必须暂时处于非工作状态;而一旦需要执行移位操作,控制线便会变为激活状态,并且寄存器会被锁定以保持当前状态。 只要时钟周期数不超过输入数据串的长度,数据输出端Q将按照预定的顺序逐位读出并行数据,并且必须明确区分最低有效位(LSB)和最高有效位(MSB)。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值