时序电路简介

本文深入探讨了时序电路的基本概念,包括存储元件的功能及类型,如SR锁存器、S非R非锁存器、带控制端的SR锁存器和D锁存器的工作原理。同时,讲解了触发器如何通过连接锁存器实现,并介绍了上升沿和下降沿触发的工作机制。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

时序电路简介:该电路不仅依赖于当时的输入,而且依赖于以前的输入
被保存的过去的输入称为状态
时序电路包括
存储元件:保存信息,由锁存器或触发器构成
1.下一状态函数:next state=f(inputs.p.state);
2.1 melay输出函数:outputs=g(inputs,p.state)
2.2 moore输出函数:outputs=h(p.state);
混合型时序电路输出函数

存储原理:
同时具有清0和置1功能的双稳态电路

其中R为复位端,S为置位端(即R为1Q为0复位,S为1Q为1置位)

锁存器:
1.SR锁存器
即上方同时具有清0置1操作的双稳态电路
特征方程

其中S和R至少一个为1,即S为R非。
2.S非R非锁存器
即将SR锁存器中的或非门改为了与非门

注释:图中S,R为S非,R非。
S非为置位端,R非为复位端。
特征方程

即:S,R至少一个为1.
R非为0,即R为1,复位
S非为0,即S为1,置位。
其实S非R非锁存器与SR锁存器输入端交换位置,门由或非门转变为与非门。

3.带控制端的SR锁存器

当C为1时,与普通的SR锁存器特性相同,C为时钟或其他控制线信号

4.带控制端的D锁存器

即控制端为C,S为D,R为D非的SR锁存器。

D为1置位,为0复位

触发器仅在控制信号上升或下降后的瞬间发生翻转,不透明。

触发器:将锁存器连接起来
下降沿触发:开始时钟信号源为1,触发主锁存器,下降沿后时钟信号变为0,触发从锁存器
上升沿触发:开始时钟信号源为0,触发主锁存器,上升沿后时钟信号变为1,触发从锁存器

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值