Lattice系列FPGA入门相关5(FPGA查找表结构和乘积项结构)

本文介绍了FPGA中的查找表(LUT)结构,以Lattice和Xilinx FPGA为例,阐述了Slices和逻辑单元(LE)的工作原理。同时提到了基于查找表的FPGA和CPLD的差异,以及LUT与乘积项(Product-Term)结构在CPLD中的应用。此外,还讨论了不同工艺对FPGA配置的影响。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

需求说明:Lattice系统FPGA入门

内容       :FPGA查找表结构和乘积项结构

来自       :时间的诗


网站:http://blog.youkuaiyun.com/zmq5411/article/details/6361897

 

采用这种结构的PLD芯片我们也可以称之为FPGA:如altera的ACEX,APEX系列,xilinx的Spartan,Virtex系列等。


查找表(Look-Up-Table)简称为LUT,LUT本质上就是一个RAM。 目前FPGA中多使用4输入的LUT,所以每一个LUT可以看成一个有4位地址线的16x1的RAM。 当用户通过原理图或HDL语言描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值