FPGA/Verilog技术基础与工程应用实例(李勇等)——3.Verilog HDl 设计进阶之2

本文介绍了一种运算单元模块的设计方案,该模块通过选择信号实现加、减、乘、除四种基本运算。模块输入包括两个3位数和一个2位的选择信号,输出为6位数,以容纳最大的乘法结果。通过参数设定,选择不同的运算方式,使用case语句在always块中进行运算逻辑的实现。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

运算单元模块:实现加减乘除运算。

选择信号s实现功能
00a+b
01a-b
10a*b
11a/b
module alu(s,q,a,b);
//输入端口
	input [1:0]s;
	input [2:0]a;
	input [2:0]b;
//输出端口
	output [5:0] q;//两个3位数相乘最大为49.结果为6位。
	reg [5:0]q;
//运算方式选择
   parameter add=2'b00,//加
				 sub=2'b01,//减,大数减小数
				 mul=2'b10,//乘
				 div=2'b11;//除
//主程序
always @(s or a or b)
	begin
		case(s)
			add:q=a+b;
			sub:q=a-b;
			mul:q=a*b;
			div:q=a/b;
		endcase			
	end
endmodule

 

实验结果:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值