【Verilog基础】“与/或/非”门级电路实现“2选1MUX”、“4选1MUX”、“8选1MUX”、“异或门”、“半加器”

本文介绍了如何使用与、或、非门电路实现2选1、4选1和8选1多路复用器(MUX),以及异或门和半加器。通过替换基本门电路,逐步构建更复杂的逻辑功能。对于FPGA开发和数字IC设计的学习者来说,这是一个基础且重要的概念。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

与或非实现2选1MUX

F = SEL ? B : A; F = A*SEL' + B*SEL;

在这里插入图片描述

我们常用的是上述第一个电路实现2选1MUX,第二个不常见,但是也要知道!

与或非实现4选1MUX

只需将其中的2选1MUX替换成门电路即可!

在这里插入图片描述

替换成门级电路,如下图所示:
在这里插入图片描述

与或非实现8选1MUX

只需将其中的2选1MUX替换成门电路即可!

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

ReCclay

如果觉得不错,不妨请我喝杯咖啡

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值