FPGA产生相位编码基带信号

相位编码信号简介

 对于基带信号来说,不需要载频,只需要产生复包络即可,即生成双极性的m序列。

m序列产生原理

        m序列利用多级移位寄存器产生,由N个串联的寄存器、移位脉冲产生器、和模2加法器组成。反馈线的连接状态用Ci表示,Ci=1表示此线接通(参加反馈),Ci=0表示此线断开。

        由于反馈线的存在,移位寄存器的输入端自发地输入信号,除全零状态外,N级移位寄存器最大有2^{n}-1种状态。

m序列产生原理

 m序列的产生原理图如上图所示,自发式的产生2^{n}-1种状态。

Verilog代码如下:

module m_
评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值