2003年电设国赛D题 简单逻辑分析仪(未完待续)

STM32+FPGA逻辑分析仪设计
介绍基于STM32F407ZGT6和FPGA(cyclone10LP)的逻辑分析仪设计思路,利用FPGA生成逻辑信号,通过STM32的ADC读取并在LCD上显示,探讨了ADC的概念、工作模式及参数设置。

基于MCU(STM32F407ZGT6)+FPGA (cyclone 10LP)的简单逻辑分析仪

总体思路:利用FPGA8个IO口产生8路逻辑信号(这些逻辑信号存储在FPGA的ROM核中【极其容易实现】),然后单片机部分可以先试着把FPGA一路输出口用ADC检测后在串口助手上显示,慢慢的改进成用LCD显示,最后再把八路信号一并用LCD显示,这样由浅入深的推进(没有FPGA的同学另外两种做法第一个是用硬件电路移位寄存器芯片产生逻辑信号,第二个是可以用单片机自己产生)。 |||||||程序部分9月1号回学校有器材再写,届时会将程序与实物图贴出。

有关ADC的一些概念

1、LSB:least significant bit (最低有效位)
2、APB2 84MHz
3、ADC 要求36M以内
4、该款STM32芯片内置ADC为主次逼近型(12bit):分为16个外部通道,2个内部源,一个Vbat
5、STM32F407内部温度传感器连接在ADC1_IN16上面,内部参考电压连接在ADC1_IN17上面
6、感觉左对齐右对齐一般都选右对齐,因为选右对齐的话寄存器里面的数值就是真实值,如果是左对齐还需要移位来判断
7、ADC_SR = ADC State Register
8、ADC_CR = ADC Contol Register
9、ADC_SMPR = ADC Sample Time Register

关于ADC规则转换和注入转换的解释

规则转换就是普通的即时转换,而注入转换有点类似于中断,是需要设定特定的条件切入的(优先级比规则转换高)

关于ADC单次、连续、扫描的问题解释

比如说ADC1有通道CH0、CH1、CH2、CH3。

不开启扫描(scan)模式
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值