想要自己学习MIG控制器已经很久了,刚开始学习的时候也是在网上到处搜索MIG控制器的资料,深知学习过程的不容易。因此本系列的教程一定会详细的写出关于MIG控制器的相关知识,方便大家一起学习。有问题的朋友可以在下方留言,一起学习和讨论。
关于DDR3的基本知识在这里我就不详细说了,只有在相关的地方会提上一嘴。本教程的目的只是教会大家如何使用MIG控制器,大家一定不要觉得MIG控制器有多难,其实很简单的,跟着我在心里默念“MIG就像BRAM一样简单”。确实哈,当你回过头来看,MIG控制器的使用基本和BRAM的使用方法很像。
话不多说了,那么这第一个系列,我就先交大家来例化一个MIG控制器。
VIVADO:2016.4
芯片:zynq7035
上一节已经介绍了如何配置一个MIG控制器 Xilinx MIG 控制器使用详解(一)
现在让我们来看看生成的MIG控制器模块。
mig_7series_0 u_mig_7series_0 (
// Memory interface ports
// 下面这些都是DDR3的物理管脚,这些已经约束好了,不需要我们自己约束,不用管。
.ddr3_addr(ddr3_addr), // output [14:0] ddr3_addr
.ddr3_ba(ddr3_ba), // output [2:0] ddr3_ba
.ddr3_cas_n(ddr3_cas_n), // output ddr3_cas_n
.ddr3_ck_n(ddr3_ck_n), // output [0:0] ddr3_ck_n
.ddr3_ck_p(ddr3_ck_p), // output [0:0] ddr3_ck_p
.ddr3_cke(ddr3_cke), // output [0:0] ddr3_cke
.ddr3_ras_n(ddr3_ras_n), // output ddr3_ras_n
.