Missashe考研日记-day16
1 高数
- 学习时间:2h
- 学习内容:
- 开始刷题,做极值板块的真题,这部分除了算,考查极值相关概念性质判定的选择题挺多的,这种题恰恰又是比较绕和容易错的,需要多积累多见才能保证正确率,包括后面凹凸性和拐点的题同样如此。
2 线代
- 学习时间:1h30min
- 学习内容:
- 继续刷题,做完了方程组公共解和同解板块的真题。
- 题型总结:
- 1.求两个方程组的公共解,三个方法:给两个方程组就联立,给一个方程组和一个通解就代入,给两个通解就令它们相等。
- 2.同解的判定或者利用同解的条件求参等,利用同解最核心的本质:三秩相等。
3 英语
- 学习时间:30min
- 学习内容:
- 先把2001text3做了,然后复习了前面两篇的笔记,但是还没看精讲视频,明天看。
4 专业课408
- 学习时间:
- 学习内容:
- 完结撒花!!
- 结束了计组第七章关于IO系统的所有内容,题也做了,这部分属实是量大管饱,也属于考试的难点,需要重点理解和掌握做题方法。
- 知识点回顾:
- 1.I/O接口的功能:数据缓冲、错误或状态监测、控制和定时、数据格式转换。
- 2.I/O接口基本结构:
- 1)数据缓冲寄存器:发送或读取数据;状态/控制寄存器:发送命令字(控制字)、读取状态字;地址译码和I/O控制逻辑。
- 2)数据线:读写数据、状态字、控制字、中断类型号;地址线:指明I/O端口地址;控制线:传送读/写I/O端口的控制信号、中断请求和响应信号等。
- 3.I/O端口:I/O接口电路中可被CPU直接访问的寄存器,主要有数据端口、状态端口、控制端口。注意区分端口和接口。
- 4.I/O端口编址方式:独立编址也称I/O映射方式,单独进行编址,需要专门的I/O指令;统一编址也称存储器映射方式,主存地址空间分一部分给I/O端口编址,只需用统一的访存指令。
- 5.I/O方式:程序查询方式、程序中断方式、DMA方式。
- 6.程序查询方式:CPU和外设串行工作,效率低,分为独占查询和定时查询。
- 7.程序中断方式:
- 1)CPU和外设并行工作,传送和主程序串行工作。
- 2)工作流程:中断请求——中断响应判优——CPU响应中断的条件——中断响应——找到中断向量——中断处理。
- 3)INTR可屏蔽中断,NMI不可屏蔽中断。
- 4)中断优先级包括响应优先级和处理优先级,响应优先级不可动态改变,处理优先级可利用中断屏蔽技术动态调整,实现多重中断。先处理后响应。
- 5)每条指令执行结束后采样中断请求信号(开中断情况下)。
- 6)中断响应中,执行中断隐指令,由硬件直接实现自动操作,但不是一条真正的指令。包括关中断、保存断点:PC和PSW的内容;引出中断服务程序:将对应的服务程序入口地址送入PC。
- 7)中断向量法:由硬件产生向量地址(中断向量的存储地址),再由向量地址找到中断向量(入口地址)。
- 8)中断处理流程图,见wd书P310。
- 8.多重中断和中断屏蔽技术:多重中断也称中断嵌套。每个中断源都有对应的中断屏蔽字,1表示屏蔽某个中断源的请求,0表示可以正常请求。1越多,则该中断源优先级越高,且至少有一个1,因为至少能屏蔽自身的中断。通过设置中断屏蔽字,可以动态的改变中断处理优先级。
- 9.DMA方式:
- 1)直接存储器存取方式。CPU与外设并行工作,传送和主程序并行工作。
- 2)在DMA方式中对数据传送过程进行控制的硬件叫做DMA控制器(DMA接口),主要功能:接受DMA请求,发出总线请求;接管总线;确定传送数据的主存起始地址和长度,自动修改这两个计数;规定数据传送方向,发出控制信号;向CPU报告DMA操作结束。
- 3)DMA控制器(DMAC)组成:主存地址计数器、传送长度计数器、数据缓冲寄存器、DMA请求触发器、“控制/状态”逻辑、中断机构。
- 4)DMA的传送方式:解决CPU和I/O设备访问主存冲突问题,一般存在于三总线结构。分为:停止CPU访存、DMA和CPU交替访存、周期挪用:不冲突则DMA直接使用总线访存,若CPU正在访存则等CPU访存结束再让出总线控制权,若CPU和DMA同时申请访存,则DMA优先;不过这种方式是单字传送方式,传送完一个数据字DMA立即释放总线。
- 5)DMA的传送过程:预处理、数据传送、后处理:含有中断请求。
- 10.DMA和中断方式的区别:详见wd书P317。
2778

被折叠的 条评论
为什么被折叠?



