1. S3C6410内部有三种时钟信号:ARMCLK, HCLK, PCLK. 其中ARMCLK用于CPU, HCKL用于AXI/AHB总线上的设备,PCLK用于APB总线上的设备。
2. S3C6410内部有三个PLL电路,一个只用于产生ARMCLK, 第二个用于产生HCLK和PCLK,还有一个用于特殊的外设,尤其是音频相关的时钟。
硬件结构如下图所示(从这个图可以知道哪些设备挂在哪条总线上,这样设置时钟时就有方向了。):
3. 关于时钟的选择
PLL需要外部时钟作为参考, S3C6410可以选择用外部晶振还是外部时钟作输入。这是由OM[4:0]决定的,更准确的说是由OM[0]决定:当OM[0]为0时使用外部晶振,为1时使用外部时钟。
S3C6410时钟驱动配置解析

本文详细介绍了S3C6410处理器中的时钟信号种类,包括ARMCLK、HCLK和PCLK,以及内部PLL电路的工作原理。针对Tiny6410开发板,文章阐述了如何选择外部晶振,并通过CLK_SRC寄存器控制时钟源。时钟初始化过程以ARMCLK=533MHz, HCLK=133MHz, PCLK=66MHz为例,说明了计算MDIV、PDIV、SDIV的方法以及设置相关寄存器的步骤。"
131274475,19276215,扫地机器人全覆盖内螺旋路径规划算法解析,"['机器人', '算法', '路径规划', 'MATLAB', '模拟']
最低0.47元/天 解锁文章
272

被折叠的 条评论
为什么被折叠?



