PHY6252是用于蓝牙5.2应用的芯片(SOC)系统。它具有高性能的低功率32位处理器,具有64K保留SRAM,512/256KB flash,96KB ROM,256bit Efuse和超低功率,高性能,多模式广播。此外,PHY6252可以支持安全性,应用程序和无线下载更新。串行外设IO和集成的 Application IP使客户产品能够以最低材料清单(BOM)成本构建。
主要应用在可穿戴设备、信标、家庭和建筑、健康与医疗、工业与制造、零售和支付、数据传输、PC/移动/电视外围设备、物联网 (IoT)领域。
01主要特性
- 高性能低功耗 32 位处理器
- 存储
——512/256KB SPI NOR 闪存
——64KB SRAM, 睡眠模式下的所有可编程保留
——具有 8KB Cache RAM 的 4 路指令高速缓存
——96KB ROM
——256位熔断器 - 19 个通用 I/O 引脚
——关闭/睡眠模式下的 GPIO 状态保持
——可配置为串行接口和可编程 IO MUX 功能映射
——所有引脚都可以配置为唤醒
——所有引脚可触发中断
——3 正交解码器(QDEC)
——6通道PWM
——2通道PDM/I2C/SPI/UART
——4 通道 DMA - 带麦克风偏置的 DMIC/AMIC
- 具有低噪声语音 PGA 的 5 通道 12 位 ADC
- 6通道32位定时器,1个看门狗定时器
- 实时计数器 (RTC)
- 电源、时钟复位控制器
- 弹性的电源管理
——工作电压范围 1.8V 至 3.6V
——电池监视器 - 能量功耗
——0.3uA @ OFF 模式(仅 IO 唤醒&