数字电路时序分析(二)

本文深入探讨了时序系统中的时序分析,包括最大运行频率的计算、时序路径延迟、寄存器到寄存器延迟、组合逻辑延迟以及输入的setup和hold时间计算。通过对内部和外部输入的分析,阐述了时序系统的关键概念和计算方法。

这篇文章接上篇文章继续讲一下时序系统中时序分析,如下图为一个时序系统的典型结构:


那么该系统的最大运行频率是多少呢?计算公式如下:

Fre_max=1/longest delay path

因此要计算系统的最大运行频率,就需要找出系统总的最长路径。而最长路径处于下面这三条路径当中:

1.Clock to Output delay: Tc2q + Tcomb_Q2Omax,其中Tcomb_Q2O指的是Q输出到任何输出的最长路径。

2.Register to Register delay:Tc2q + Tcomb_Q2D max + Tsetup,其中 Tcomb_Q2D max 指的是DFF的Q输出到DFF的D输入的最长路

评论
成就一亿技术人!
拼手气红包6.0元
还能输入1000个字符
 
红包 添加红包
表情包 插入表情
 条评论被折叠 查看
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值