Veri3.SDF后仿真时序检查

纲要:

1.SDF如何标识具体的dly

2.后仿真如何模拟transition

3.如何屏蔽时序违例的检查

1.Delay Calculation

简单而言,工具在给出Dlay信息时,已经将transition的影响考虑在内,因此后仿真尽管在波形上的体现是没有transition斜率的体现,但是其Delay信息已经将其考虑在内;

2.Back-Annotation

The SDF is used to gate-sim include the Net delays and Cell delays.

Note:

a.Hisilicon流程,ICC2(PR)-->starRC(SPEF net dly)-->STA(Signoff/SDF gatesim)

b.数模混合:尽管std cell的lib参数是由H-Spice仿真生成的,数字IP等也可由STA等工具生成lib文件用来数字后端的流程,但是由于Analog电路需要数模接口的详细电气特性,并不能建模来完美的对模拟电路进行仿真,因此Analog的电路部分需要和数字接口进行联合仿真,以保证数模系统的可靠运行,单独的模拟电路进行LVS等流程并不能完全保证连接上数字电路后系统可以可靠的运行。

参考材料:synopsys <pt ug>

<Static Timing Analysis to Nano Design>

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值