一:部分主体操作步骤:(省略顶层BDF文件及virlog文件过程及生成元件)
1.观察计数器内部原理:
2.创建vwf文件,添加node finder并仿真,观察波形和毛刺。
3.使用signal tap 文件进行验证。
二.0—9计数器中重点问题理解:
(1)在①②,③④之间出现毛刺,因为OUT是几个子状态out[0][1][2][3]分别情况的组合,在输入端存在竞争,在输出端出现毛刺,即“冒险”。
(2)因为实际情况下
一:部分主体操作步骤:(省略顶层BDF文件及virlog文件过程及生成元件)
1.观察计数器内部原理:
2.创建vwf文件,添加node finder并仿真,观察波形和毛刺。
3.使用signal tap 文件进行验证。
二.0—9计数器中重点问题理解:
(1)在①②,③④之间出现毛刺,因为OUT是几个子状态out[0][1][2][3]分别情况的组合,在输入端存在竞争,在输出端出现毛刺,即“冒险”。
(2)因为实际情况下