用电路块图仿真验证74138译码器流程

本文详细介绍了如何在QuartusⅡ9.0环境下,通过新建工程、绘制74138译码器的电路块图、编译以及设置相关参数,进行FPGA仿真流程。通过新建BDF文件,放置74138译码器符号并连接引脚,然后进行编译设置和时序仿真,最终观察并分析仿真波形。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

假设… …之前已经完成了QuartusⅡ的安装和破解,如果没有完成… …博主推荐一个安装教程的网址:

http://blog.chinaaet.com/crazybingo/p/9878

1.新建工程

(1)在磁盘中新建一个文件夹(最好英文名称),然后运行Quartus,在开始页面里create a new project:


然后next:

然后保存在自己准备好的文件夹里。工程名和工程顶层文件名不能有space等非法字符,但系统会有提示,问题不大:

 (2)设置参数:下图圆圈中的是CPU核心电压,其他也是相关参数,视板子具体情况而定,与单纯的138无关,新手试水的不必太在意:

然后跟着导引一步步做,ED

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值