形式验证Formality

本文深入探讨了形式验证Formality的概念及其在集成电路设计流程中的应用,对比了动态仿真,强调了其无需验证pattern、速度快、覆盖率高且纯逻辑验证的特点。同时,也提到了其不考虑物理和timing信息的局限性。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

形式验证Formality
Formality形式验证是一个基于数学意义的验证方法,通过比较两个设计A,B:
如果A的逻辑功能被B包含,那么形式验证认为是通过的。
需要注意的是并不是说着两个design是完全相等的,而是逻辑上具有包含的关系。
在IC的流程中通常用于进行不同流程步骤的netlist的比较:
逻辑综合netlist,floorplannetlist,placement netlist ,CTSinserted netlist,P&R netlist,在每一个步骤后都有新的逻辑加入到netlist中,但是这个新的逻辑的加入不能改变之前netlist的功能。
在dynamicsimulation的流程中,需要开发验证pattern作为输入来进行验证,验证的覆盖率取决于pattern的开发的完备性;而formality是基于数学比较的,不需要任何的输入pattern。因此相比于动态仿真的优势在于:
不需要开发验证pattern
速度比较快
覆盖率100%
纯逻辑上的验证,不考虑物理和timing信息
缺点在于:
由于不考虑timing,因此需要配合STA工具使用。
在这里插入图片描述
Equivalence checkers: 逻辑等价性检查,检查两个design是否是逻辑上相等的。
Model checkers:检查design是否满足某些逻辑属性比如assert断言。

少年不被楼层误,余生不羁尽自由。
加油,加油

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值